## オペアンプ・コンパレータ アプリケーションノート

# オペアンプ、コンパレータの基礎 (Tutorial)

本アプリケーションノートは、オペアンプ、コンパレータを用いて応用回路を構成する際こ必要となる一般的な用語や 基礎的な技術について解説しています。オペアンプ、コンパレータをご使用になる際の一助として下さい。

## 目次

| 1 | オペ   | アンプ・コンパレータとは?                                       | 2  |
|---|------|-----------------------------------------------------|----|
|   | 1.1  | オペアンプとは?                                            | 2  |
|   | 1.2  | コンパレータとは?                                           | 3  |
|   | 1.3  | オペアンプ・コンパレータの内部回路構成                                 | 4  |
| 2 | 絶文   | 撮大定格                                                | 5  |
|   | 2.1  | 電源電圧·動作電源電圧範囲                                       | 5  |
|   | 2.2  | 差動入力電圧                                              | 6  |
|   | 2.3  | 同相入力電圧                                              | 7  |
|   | 2.4  | 入力電流                                                | 8  |
|   | 2.5  | 動作温度範囲                                              | 8  |
|   | 2.6  | 最大接合部温度、保存温度範囲                                      | 8  |
|   | 2.7  | 許容損失(全損失)                                           | 9  |
| 3 | 電気   | 司的特性                                                | 10 |
|   | 3.1  | 回路電流                                                | 10 |
|   | 3.2  | 入力オフセット電圧                                           | 12 |
|   | 3.3  | 入力バイアス電流・入力オフセット電流                                  | 16 |
|   | 3.4  | 同相入力電圧範囲                                            | 18 |
|   | 3.5  | 最大出力電圧(High/Low レベル出力電圧)                            | 20 |
|   | 3.6  | 、 、 、 、 、 、 、 、 、 、 、 、 、 、 、 、 、 、 、               | 22 |
|   | 3.7  | 同相信号除去比 CMRR(Common Mode Rejection Ratio)           | 23 |
|   | 3.8  | 電源電圧除去比 PSRR (Power Supply Rejection Ratio)         | 27 |
|   | 3.9  | スルーレート SR (Slew Rate)                               | 30 |
|   | 3.10 | オペアンプの周波数特性について                                     | 31 |
|   | 3.11 | 位相遅れと発振について                                         | 33 |
|   | 3.12 | オペアンプの位相遅れの原因                                       | 35 |
|   | 3.13 | 安定性の確認方法(増幅回路)                                      | 36 |
|   | 3.14 | 安定性の確認方法(全帰還回路/ボルテージフォロワ)                           | 37 |
|   | 3.15 | 安定性の確認方法(まとめ)                                       | 38 |
|   | 3.16 | 負荷容量による発振の対策方法(出力分離抵抗1)                             | 38 |
|   | 3.17 | 負荷容量による発振の対策方法(出力分離抵抗 2)                            | 39 |
|   | 3.18 | 全高調波歪率+雑音 THD+N (Total Harmonic Distortion + Noise) | 40 |
|   | 3.19 | 入力換算維音                                              | 44 |
|   | 3.20 | 応答時間 (立ち上がり/立ち下がり時間、伝搬遅延時間)                         | 48 |
| 4 | 信束   | 創生項目                                                | 50 |
|   | 4.1  | 静電破壊耐圧(ESD 耐圧)                                      | 50 |
|   | 4.2  | ラッチアップ試験                                            | 51 |
|   |      |                                                     |    |

## 1 オペアンプ・コンパレータとは?

#### 1.1 オペアンプとは?

オペアンプ(Operational Amplifier:演算増幅器)は高入力抵抗、 低出力抵抗、高開放利得(オープンループゲイン)を持ち+入力端子 (非反転入力端子)と、-入力端子(反転入力端子)間の差電圧を増 幅する機能を持つ差動増幅器です。

オペアンプは 1 回路あたり正側電源端子、負側電源端子、+入力端子、-入力端子、出力端子の 5 端子で構成されます(一般的に端子の呼び名は電源、入力、出力という分類以外は統一されていません)。





| Table 1.1.1. | オペアンプの電源端子名の例 |
|--------------|---------------|
|--------------|---------------|

|        | バイポーラタイプ | CMOS タイプ |
|--------|----------|----------|
| 正側電源端子 | VCC      | VDD      |
| 負側電源端子 | VEE      | VSS      |

オペアンプに求められる機能として高入力抵抗(インピーダンス)、低出 力抵抗があります。

Figure 1.1.2 電圧制御電圧源増幅器のモデル(オペアンプ)において、 Vsは入力信号源、Rsは信号源出力抵抗、Riはオペアンプの入力抵 抗、Roはオペアンプの出力抵抗、RL は負荷抵抗、Av はオペアンプの 増幅率とすると、入力電圧と出力電圧の関係は式(1.1.1)で表されま す。

$$V_O = \frac{R_i}{R_i + R_S} V_S \times A_V \frac{R_L}{R_O + R_L}$$
(1.1.1)

Figure 1.1.2 及び式(1.1.1)より、信号電圧 Vsは信号源抵抗 Rsと オペアンプの入力抵抗 Ri により抵抗分割により分圧されるため減衰し た信号がオペアンプに入力されます。しかし、Rsよりも Riが十分に大き い(Ri=∞)とした時、式(1.1.1)の第 1 項は 1 に近似することができ、Vs = Viとみなすことができます。次に第 2 項について、Figure 1.1.2 にお いて増幅された入力電圧 AvViはオペアンプの出力抵抗 Roと負荷抵 抗 Ruにより分圧され出力されます。

この時、RLよりも Roが十分に小さい(Ro=0)とすると、第2項は1に 近似することができ信号が減衰せずに出力できます。このようなオペア ンプは理想オペアンプと呼ばれます。通常オペアンプは高入力抵抗、 低出力抵抗が望まれ、理想オペアンプに近くなるよう設計を施された 回路構成になっています。



Figure 1.1.2. 電圧制御電圧源増幅器のモデル

Table 1.1.2. オペアンプに求められる理想の入力抵抗と出力抵抗

|           | 入力抵抗 | 出力抵抗 |
|-----------|------|------|
| 理想オペアンプ   | ~    | 0    |
| (電圧制御電圧源) | ω    |      |

オペアンプは+入力端子と-入力端子間の微小な差電圧を増幅し出 力します。そのためオペアンプは高い増幅率を持つことを望まれ、その理 由を Figure 1.1.3.のボルテージフォロア回路を用いて解説します。 ボルテージフォロア回路とは入力電圧と出力電圧が等しくなる回路で あり、主に電圧バッファとして使用されます。

先に述べた高入力抵抗、低出力抵抗の特性を生かした回路となります。

Figure 1.1.3.においては入力電圧 Vsと Vour は等しくなります。



Figure 1.1.3. ボルテージフォロア回路

オペアンプは端子間の差電圧をオペアンプの増幅率で増幅するので出 力電圧は式(1.1.2)のように表されます。

$$V_{OUT} = A_V \times (V_{IN+} - V_{IN-}) = A_V \times (V_S - V_{OUT})$$
(1.1.2)

式(1.1.2)を式(1.1.3)へ変形します。

$$\frac{V_{OUT}}{A_V} = V_S - V_{OUT} \tag{1.1.3}$$

式(1.1.3)において、オペアンプの開放利得 Av が十分に大きいとすると 左辺は0と近似することができ、Vs=Voutとなります。利得が低い場合、 式(1.1.3)の左辺は 0 に近似することができず、出力電圧に誤差が生 じることになります。

オペアンプに対して高い開放利得が望まれるのは、この利得により出 力電圧誤差を出来るだけ小さくするためです。

開放利得が大きいということに対して別の見方をしますと、+入力端子 と-入力端子の電位差をできるだけ小さくすることを意味します。つまり 開放利得が大きいほど、VIN+=VIN-の関係が成立します。この+入力端 子と-入力端子の電位がほぼ等しくなる関係をバーチャル・ショート、イ マジナリ・ショートあるいは仮想接地と言います。負帰還回路を構成し て使用する場合はこの関係が成立しており、仮想接地特性を利用し て応用回路を設計します。

## 1.2 コンパレータとは?

コンパレータ(Voltage Comparator:比較器)の端子構造はオペアン プと同様で+入力端子、-入力端子、正側電源端子、負側電源端子、 出力端子の5端子で構成されます。使用方法としては、どちらか一方 の入力端子を基準端子とし電圧を固定し、もう一方の端子に入力さ れる電圧の差を増幅し、High または Low を出力します。

+入力端子の電位 > -入力端子の電位 →High レベルを出力 -入力端子の電位 > +入力端子の電位 →Low レベルを出力

オペアンプとコンパレータの大きな違いは位相補償容量の有無です。オ ペアンプは負帰還回路を構成して使用するためにICの内部に発振防 止用の位相補償容量が必要となります。一方、コンパレータは負帰還 回路を構成することがないため位相補償容量は内蔵されていません。 位相補償容量は入力 – 出力間の応答時間を制限するため、位相 補償容量の無いコンパレータは、オペアンプと比べ応答性が良くなりま す。

よってオペアンプをコンパレータとして用いると位相補償容量に応答性が制限されコンパレータよりも応答性が非常に悪くなります。

オペアンプをコンパレータとして使用する際は注意が必要です。

## 1.3 オペアンプ・コンパレータの内部回路構成

Figure 1.3.1 にオペアンプの内部回路構成を示します。オペアンプは 一般的に入力段、利得段、出力段の3段回路構成となっています。 入力段は差動増幅段で構成されており、2つの端子間の差電圧を増 幅します。また、同相信号成分(端子間に電位差が無い、等しい電圧 が入力されている状態)は増幅せずに打ち消す働きをします。

この差動増幅回路のみでは利得が不十分であるため、利得段により さらにオペアンプの開放利得を増加させます。

一般的なオペアンプでは利得段の間に発振防止用の位相補償容量 が接続されています。

出力段は出力端子に接続される抵抗などの負荷の影響により、オペアンプの特性が変化しないようにバッファとして接続されています。負荷による出力の特性変化(歪、電圧降下など)は、主に出力段の回路構成と電流能力に依存します。

出力段の種類としては一般的に、A 級出力段及び、B 級、C 級、

AB 級プッシュプル出力段があり、出力回路に流れるドライブ電流の量 (バイアス電圧の違い)により分類されています。ドライブ電流量の違い により出力段で発生する歪率が変わります。一般的に歪率が小さい 順に並べるとA級、AB級、B級、C級となります。

Figure 1.3.2 にコンパレータの内部回路構成を示します。回路構成 はオペアンプとほぼ同じですが負帰還を構成して使用することは想定し ていないため、発振防止用の位相補償容量は内蔵されていません。 位相補償容量は入出力間の動作速度を制限するため、応答時間は オペアンプに比較して格段に速くなります。

コンパレータの出力回路形式は主にオープンコレクタ(オープンドレイン) タイプ、プッシュプルタイプに分けられます。

Figure 1.3.2(b)は BA2903 の内部等価回路を示しています。 BA2903 はオープンコレクタタイプの出力回路になっています。





## 2 絶対最大定格

オペアンプ・コンパレータのデータシートには絶対最大定格が規定されています。

絶対最大定格とは、瞬時であっても超えてはならない条件を示すもの です。絶対最大定格を超えた電圧の印加や絶対最大定格で規定さ れた温度環境外での使用は、ICの特性劣化や破壊を生じる原因と なります。以下の絶対最大定格項目について説明します。

- 2.1. 電源電圧·動作電源電圧範囲
- 2.2. 差動入力電圧
- 2.3. 同相入力電圧
- 2.4. 入力電流
- 2.5. 動作温度範囲
- 2.6. 最大接合部温度、保存温度範囲
- 2.7. 許容損失(全損失)

#### 2.1 電源電圧·動作電源電圧範囲

絶対最大定格の電源電圧とはオペアンプの正側電源端子(VCC 端子)と負側電源端子(VEE 端子)との間に内部回路の特性劣化や破壊なしに印加できる最大電源電圧のことを言います。

Figure 2.1.1 に絶対最大定格電源電圧が 36V のオペアンプ・コンパ レータに印加可能な電源電圧の例を示します。 絶対最大定格電源電圧は VCC 端子と VEE 端子間の電圧差を示 しており、(VCC-VEE)の値が絶対最大定格電源電圧値を超えない ように使用する必要があります。したがって、 VCC 端子に 24V、 VEE 端子に-12V を印加する場合、端子間の電圧差は 36V であるため特 性劣化や破壊は生じません。

注意しなければならないことは、絶対最大定格の電源電圧と動作電 源電圧は異なる意味を持つということです。

絶対最大定格の電源電圧は IC の特性劣化や破壊が起こらない範 囲での印加可能な最大電源電圧値を示すものであり、データシートに 記載された仕様・特性を維持できる電圧範囲ではありません。仕様で 保証された特性を引き出すためには、動作電源電圧範囲内の電圧 値で使用する必要があります。ただし、製品によって絶対最大定格の 電源電圧と動作電源電圧の最大値が同じ場合もあります。

オペアンプは両電源、単電源(片電源)オペアンプと呼ばれることもあり ます。これは両電源で使いやすい単電源で使いやすいと言うこともでき ます。

両電源オペアンプは正電源(VCC)側と負電源(VEE)側の回路構成 により、入力もしくは出力電圧を出力できない範囲を持っています。そ のため、両電源オペアンプは GND を中点として正電源、負電源を印 加して使用されることが多くなります。

一方、単電源オペアンプは、GND を基準として正電源を印加して使 用され、ほぼ GND レベルまでの入力・出力が可能となります。







Figure 2.1.1. 絶対最大定格電源電圧 36VのICに印加できる電源電圧例

注) 両電源とは正、負二つの電圧電源を用いてオペアンプに電源電圧を印加することを言います。 単電源(片電源)とは GND を基準としてオペアンプに電源電圧を印加することを言います。

#### 2.2 差動入力電圧

差動入力電圧とは+入力端子(非反転入力端子)と-入力端子(反転入力端子)の間に IC の特性劣化や破壊なしに印加できる最大電圧値を示します。この電圧は+入力端子を基準としても、-入力端子を基準としても良く、二つの端子間の電圧差のことを指します。極性はそれほど重要ではありません。

ただし、各入力端子の電位は VEE 端子の電位以上であることが前 提となります。理由は IC には静電保護素子が内蔵されており、入力 端子の電位が VEE よりも低くなると静電保護素子を通じて端子から 電流が流れ出し、劣化や破壊につながる可能性があるからです。

保護素子の形式としては、Figure 2.2.1(a)入力端子と VEE(GND) 間に接続されている場合と、Figure 2.2.1(b)入力端子と VCC、



(a)VEE(GND)側のみに静電保護素子がある場合 (入力端子は VEE の電位以上)

VEE(GND)間の両方に接続された場合の2通りが存在します。前者 はVCC 側には電流が流れる経路が存在しないためVCCの値に関わ らず入力端子に接続されるトランジスタ(NPNトランジスタ、PNPトラン ジスタ等)の耐圧などによって差動電圧が決まります。後者は、VCC 側 にも保護素子が存在し、入力端子は VCC 以下の電位とする必要が あるため、VCC-VEE もしくは、VDD-VEE のように差動入力電圧が 決定されます。オペアンプの中には、NPN 差動入力段を用いており、 これらのトランジスタのベース-エミッタ間の保護のため、入力端子間にク ランプ用のダイオードが接続されている場合があり、数ボルト程度の差 動入力電圧に規定されている製品も存在します(Figure 2.2.2)。



(b)VCC、VEE(GND)両方に静電保護素子がある場合 (入力端子は VEE の電位以上、VCC の電位以下)





Figure 2.2.2. 差動入力電圧(端子間保護がある場合)

## 2.3 同相入力電圧

絶対最大定格の同相入力電圧とは+入力端子と-入力端子を同電 位に設定した状態で IC の特性劣化や破壊なしに印加可能な最大 電圧を示します。絶対最大定格の同相入力電圧は電気的特性項 目の同相入力電圧範囲とは異なり、IC の正常な動作を保証するも のではありません。

IC の正常な動作を期待する場合は電気的特性項目の同相入力電 圧範囲に従う必要があります。一般的に絶対最大定格の同相入力 電圧は VEE-0.3V、VCC+0.3V ですが、2.2 差動入力電圧の項に 記載したとおり、VCC 側に保護素子が存在しない製品の中には電源 電圧によらず絶対最大定格の電源電圧(VEE+36V 等)まで印加可 能な製品もあります。

このように同相入力電圧は入力端子の保護回路構成や寄生素子、 入力トランジスタの耐圧などによって決まります。Figure 2.3.1 に絶対 最大定格の同相入力電圧を示します。

また、VEE-0.3V や、VCC+0.3V の 0.3V は静電保護素子(ダイオード)に順方向電圧を印加した場合に素子が動作しない電圧の範囲を示しています。入力電圧範囲外の電圧が印加される場合の保護方法については次項 2.4 入力電流をご参照下さい。



Figure 2.3.1. 絶対最大定格の同相入力電圧

## 2.4 入力電流

2.2 差動入力電圧、及び 2.3 同相入力電圧の項目において、 VEE-0.3Vよりも低い電圧もしくはVCC+0.3Vよりも高い電圧を入力 した際に入力端子に電流の流れ込みもしくは流れ出しが発生し、特 性の劣化や破壊につながると説明しました。

これを防ぐ方法として、入力端子にクランプ用の順方向電圧の小さい ダイオードを設ける、もしくは抵抗を挿入して入力端子に流れる電流を 制限する方法があります。前者は IC に入力される電圧を制限する方 法であり、後者は電流を制限する方法となります。入力電流は 10mA 以下となるように抵抗値を設定して下さい。Figure 2.4.1の VF はダイ オードの順方向電圧で約 0.6V 程度として下さい。





Figure 2.4.1. 入力電流制限抵抗の接続について



Figure 2.4.2. 入力保護ダイオードの接続

#### 2.5 動作温度範囲

動作温度範囲とは、IC が期待された機能を保持し、正常に動作する 範囲を言います。IC は温度によりその特性が変動します。そのため、 特に指定の無い限り 25℃で規定された規格値がそのまま保証される ものではありません。

温度範囲を保証された項目として、全温度範囲保証項目があります。 これは仕様書に規定された動作温度範囲内での IC の特性変動を考 慮した規格値となります。データシートには仕様項目の温度特性デー タが掲載されています。ご使用の際に参考として下さい。

#### 2.6 最大接合部温度、保存温度範囲

最大接合部温度(最大ジャンクション温度)とは、半導体が動作する 最大の温度を示します。また、ジャンクションとはチップとパッケージの接 合部のことを指します。チップ温度がデータシートに規定された最大ジャ ンクション温度よりも高くなると半導体の結晶において電子正孔対が 多数生成されるようになり素子として正常に動作しなくなります。そのた め、IC の消費する電力による発熱や、周囲温度を考慮した使用、熱 設計が必要となります。最大接合部温度は、製造プロセスにより決定 されます。

保存温度範囲は IC が動作していない状態、つまり消費電力の無い 状態においての保存環境の最大温度を示します。通常は最大接合 部温度と同値としています。

#### 2.7 許容損失(全損失)

データシートに記載の許容損失(全損失)PD は周囲環境温度 Ta=25°C(常温)でICが消費できる電力を示しています。ICが電力を 消費すると自己発熱し、チップの温度は周囲温度よりも高くなります。 チップが許容できる温度は最大接合部温度により決まっているため、 消費可能な電力は熱軽減曲線(ディレーティングカーブ)により制限さ れます。

パッケージ内の IC チップが許容できる温度(最大接合部温度)とパッケ ージの熱抵抗(放熱性)によって 25°C における許容損失が決まります。 また接合温度の最大値は製造プロセスにより決定されます。

IC の電力消費により発生した熱はパッケージのモールド樹脂やリードフ レームなどを通じて放熱されます。

この放熱性(熱の逃げにくさ)を示すパラメータは熱抵抗と呼ばれ、記号 では θj-a[℃/W]で表されます。

この熱抵抗からパッケージ内部のジャンクション温度 Tj を推定することができます。

Figure 2.5.1 にパッケージの熱抵抗のモデルを示します。θj-a はチップ ーケース(パッケージ)間の熱抵抗 θj-cとケース(パッケージ) – 周囲環境 間の熱抵抗 θc-a の和として表されます。熱抵抗 θj-a[℃/W]、周囲環 境温度 Ta[℃]、消費電力 P[W]がわかれば、ジャンクション温度は次 式で求められます。

#### Tj=Ta+θj-a×P

ジャンクション – 周囲環境間熱抵抗: θj-a=θj-c+θc-a[℃/W] θj-c:ジャンクション – ケース間熱抵抗[℃/W] θc-a:ケース – 周囲環境間熱抵抗[℃/W] Ta:周囲環境温度[℃] Tj:接合部温度(ジャンクション温度)[℃] ディレーティングカーブの傾きは θj-a の逆数



Figure 2.5.1. パッケージの熱抵抗

Figure 2.5.2 に熱軽減曲線(ディレーティング・カーブ)例を示します。こ の曲線はある周囲環境温度で IC がどれだけ電力を消費することが可 能かを示すグラフであり、IC チップの許容温度を超えることなく消費でき る電力を示しています。 例としてMSOP8のジャンクション温度を考えます。このICの保存温度 範囲は-55[°C]~150[°C]であるため、チップの最大許容温度は 150[°C]です。MSOP8の熱抵抗は θj-a≒212.8[°C/W]であり、この IC が Ta=25[°C]で 0.58[W]の電力を消費したとするとジャンクション温度は

Tj=25[°C]+212.8[°C/W]×0.58[W]≒150[°C] (2.5.2)

となり、チップの最大許容温度に到達するためこれ以上の電力を消費 すると劣化や破壊の可能性があります。

熱軽減曲線の 1[°C]当たりの軽減値は熱抵抗の逆数で決まります。 ここでは、

SOP8 :5.5[mW/°C] SSOP-B8 :5.0[mW/°C] MSOP8 :4.7[mW/°C] となります。

注) オペアンプの消費電力の計算については次項の回路電流をご参照下さい。



Figure 2.5.2. 熱軽減曲線例

(70mm×70mm×1.6mm 1 層 FR4 ガラスエポキシ基板実装時)

## 3 電気的特性

ここではオペアンプ・コンパレータの電気的特性と実使用上の注意点に ついて説明します。

## 3.1 回路電流

オペアンプ・コンパレータの回路電流は Figure 3.1.1 のように無負荷・ 定常状態において IC 単体に流れる電流を示します。通常 VCC 端子 から VEE 端子に流れる電流をモニターします。回路電流の他に一般 的には、無信号時回路電流、静止電流と呼ばれることもあります。製 品によって入力範囲、動作電圧範囲が異なるため測定条件は異なり ます。通常は同相入力電圧範囲の中心、もしくは電源電圧 VCC-VEE の中間となる電圧を印加して測定を行います。また、コン パレータの回路電流は回路構造により出力 High 及び Low の条件で 値が異なります。どちらか一方の回路電流が多い条件で規定されま す。



(a)オペアンプの回路電流測定回路



(b)コンパレータの回路電流測定回路

Figure 3.1.1. オペアンプ・コンパレータの回路電流

#### オペアンプの消費電力の計算

オペアンプの消費電力を計算する場合、回路電流だけでなく出力電流を考慮する必要があります。

消費電力の計算について、順を追って説明します。オペアンプの消費 電力は回路電流によるものと、出力電流によるものの2種類が存在し ます。まず初めに回路電流による消費電流の計算を示します。PAMP をオペアンプの消費する電力とすると式(3.1.1)は P=電流×電圧に基 づき回路電流×電源電圧となります。

この消費電力はオペアンプに電源電圧が印加されている状態において 常に消費され続けます。

$$P_{AMP} = I_{CC} \times (V_{CC} - V_{EE})$$
(3.1.1)



Figure 3.1.2. 回路電流による消費電力

次に、出力電流による消費電力の計算を示します。

Figure 3.1.3(a)において出力シンク電流が流れる場合についての電 力計算を行います。

Voが負荷抵抗 RLの吊り先である VCC/2よりも電圧が低い時、出力 シンク(吸い込み)電流が流れます。このシンク電流による消費電力を 式(3.1.2)に示します。IC 内部へ流れ込む電流と OUT 端子と VEE 端子間の電位差の積により消費電力が求まります。

$$P_{SINK} = I_{SINK} \times (V_O - V_{EE}) \tag{3.1.2}$$

シンク電流時のオペアンプの消費電力の合計は式(3.1.3)で表されま す。

$$P = P_{AMP} + P_{SINK} = I_{CC} \times (V_{CC} - V_{EE})$$
  
+  $I_{SINK} \times (V_O - V_{EE})$  (3.1.3)

次に、Figure 3.1.3(b)において出力ソース電流が流れる場合について の電力計算を行います。

出力電圧 Vo が負荷抵抗 RLの吊り先である VCC/2 よりも電圧が高 い時出力ソース電流(吐出し)が流れます。このソース電流による電力 計算を式(3.1.4)に示します。IC 内部から流れ出る電流と VCC 端子 とOUT 端子間の電位差の積により消費電力が求まります。

$$P_{SOURCE} = I_{SOURCE} \times (V_{CC} - V_O)$$
(3.1.4)

ソース電流時のオペアンプの消費電力の合計は式(3.1.5)で示されま す。

$$P = P_{AMP} + P_{SOURCE} = I_{CC} \times (V_{CC} - V_{EE})$$
  
+  $I_{SOURCE} \times (V_{CC} - V_O)$  (3.1.5)

消費電力を見積もる際は、シンク電流、もしくはソース電流のどちらか 一方の大きい値で見積りを行います。



(a)出力シンク電流



© 2011 ROHM Co., Ltd.

## 3.2 入力オフセット電圧

入力オフセット電圧とは差動入力回路を有する、オペアンプやコンパレ ータが持つ誤差電圧のことで、理想的なオペアンプやコンパレータでは 入力オフセット電圧は 0V となります。オペアンプやコンパレータの入力 端子に同相(同じ)電圧を入力した際に理想的なオペアンプでは出力 電圧は出力されませんが、入力オフセット電圧が存在する場合、入力 オフセット電圧に応じた出力電圧が出力されます。

この出力電圧を 0V にするために必要な入力端子間の電圧差を入力 オフセット電圧と言います。この値は入力換算値となります。入力換算 として表現する利点は、オペアンプ・コンパレータは様々な増幅率や回 路構成で利用されるため、入力換算電圧として表現すれば、出力電 圧への影響を容易に見積ることができます。入力オフセット電圧の単 位は通常[mV]もしくは[μV]にて表記され、値は0に近いほど理想的な 状態となります。同相入力電圧範囲外は入力オフセット電圧が急激 に増加し、オペアンプ、コンパレータとして動作しなくなる領域となります。 また、入力オフセット電圧の出現頻度を観測すると 0V を中心に正規 分布します。つまり、データシートに規定される範囲内で確率的に分 布することになります。規格値の表記は絶対値で記載されていますの で実際は+極性、-極性両方の入力オフセット電圧を持ちます。次項 にて入力オフセット電圧のもたらす具体的な影響について説明します。



Figure 3.2.1. 入力オフセット電圧のイメージ

#### 入力オフセット電圧の影響について

#### オペアンプについて

オペアンプを用いて増幅回路を構成した際の入力オフセット電圧の影響について説明します。

Figure 3.2.2(a)非反転増幅回路について入力オフセット電圧の影響 を計算すると式(3.2.1)となります。

利得倍された入力オフセット電圧が出力電圧に加算されています。入 カオフセット電圧の極性が+の場合、期待した出力電圧よりも値が大 きくなり、-極性の場合、出力電圧が期待値よりも小さくなります。

$$V_{O} = (1 + \frac{R_{f}}{R_{S}})V_{in} \pm (1 + \frac{R_{f}}{R_{S}})V_{OS}$$
(3.2.1)

次に Figure 3.2.2(b)反転増幅回路を構成した場合の入力オフセット 電圧の影響を求めます。



$$V_{O} = -\frac{R_{f}}{R_{S}}V_{in} \pm (1 + \frac{R_{f}}{R_{S}})V_{OS}$$
(3.2.2)

式(3.2.2)にあらわされるように、反転増幅回路の出力に+端子側から みた増幅率、つまり非反転増幅回路の増幅率倍された入力オフセッ ト電圧が加算されています。こちらも先ほどと同様に期待値から利得 倍された入力オフセット電圧により出力電圧のずれが発生します。 Figure 3.2.3 では±5mV の入力オフセット電圧を持つと仮定して計算 を行っています。どちらの回路も増幅率倍された入力オフセット電圧 (16 倍×5mV)の分だけ波形の中心がシフトされます。所望の回路利 得を考慮して入力オフセット電圧値が適したオペアンプを選択する必 要があります。



(b)反転増幅回路







#### コンパレータについて

入力オフセット電圧のオーバードライブ電圧への影響 比較対象の電圧と基準電圧 Vref の差をオーバードライブ電圧と言い ます。差が小さいほど応答時間が長くなる傾向があり一般的に 5mV、 10mV、50mV、100mV で応答時間が規定されています。例としては、 入力オフセット電圧が 6mV のコンパレータがあるとします。入力オフセッ ト電圧の存在しない理想的な状態においては、基準電圧 Vrefを少し でも上回るもしくは下回る入力が印加されれば出力電圧は切り替わり ます。

しかし入力オフセット電圧が 6mV だとすると 5mV のオーバードライブ電 圧だとコンパレータが反応しないという現象が発生します。 つまり、入力 オフセット電圧は基準電圧 Vref に足しあわされたように見えます。 入 力オフセット電圧の仕様を±Vos とすると、 Vref+Vos から Vref-Vos の 区間は、出力電圧は High が出る個体もあれば、 Low が出る個体も 存在することになります。 データシートの応答時間オーバードライブ電圧 特性のグラフは入力オフセット電圧を補正して測定しています。



Figure 3.2.4. 入力オフセット電圧のコンパレータへの影響

#### 入力オフセット電圧の発生原因について

バイポーラタイプも CMOS タイプも発生原理は同じであるためバイポー ラタイプについて解説します。

入力オフセット電圧は Figure 3.2.5 において Q1/Q2、Q3/Q4 のトラン ジスタの特性差異により発生します。正確に言うと Q1/Q2 のベース-エ ミッタ間電圧の製造ばらつきと、Q3/Q4 のベース-エミッタ間電圧の製造 ばらつきにより Q3/Q4 に流れるコレクタ電流 Ic3/Ic4 が等しくならないこ とが入力オフセット電圧発生の一因となります(ただし、Q3/Q4 のベー ス電流の影響も入力オフセット電圧のセンター値変動として影響を受 けますが通常は影響が少ないように設計されるため無視しても考え方 に変わりはありません)。



Figure 3.2.5. オペアンプの差動入力段

さらに、入力オフセット電圧の発生原因の一つとして、パッケージや基 板からの応力の影響があります。この影響は一般的に小型パッケージ になるほど影響を受けやすくなります。応力を受けると半導体素子表 面が押されたり、IC チップがたわみを生じることにより、ピエゾ抵抗効果 が発生します。このピエゾ抵抗効果によって発生した圧電効果によりト ランジスタの特性が変動します。

オペアンプにおいて、主に応力の影響は差動入力段が受けやすく、基 板実装後に基板からの応力により入力オフセット電圧が変動する場 合があります。対策として、応力は基板の隅に行くほど大きくなるため、 基板中央にオペアンプを配置することが挙げられます。また、パッケージ サイズが大きい方が比較的応力の影響を受けにくいため、精度が必要 な場合はサイズの大きいパッケージを選ぶことも有効です。

#### 入力オフセット電圧の温度ドリフトについて

入力オフセット電圧は温度により変動します。この変動を温度ドリフトと 呼びます。温度ドリフト値も入力オフセット電圧同様に一定値ではなく その分布は正規分布に従います。製品によってはデータシートに標準 値が記載されている場合があります。注意点として温度変化により実 装基板のたわみ具合が変わる場合は、上記のピエゾ抵抗効果により、 入力オフセット電圧がドリフトしたかのように観測される場合がありま す。

#### 入カバイアス電流による入力オフセット電圧の増加

バイポーラオペアンプを用いて増幅回路を構成する際に、入力バイアス 電流対策を行う必要があります。入力バイアス電流と増幅回路を構 成する抵抗の並列合成抵抗値との積の分だけ入力オフセット電圧が 増加します。

対策としては同じ合成抵抗をもう片方の入力端子に接続することです が、これについては入力バイアス電流の項目において詳しく説明しま す。

## 3.3 入力バイアス電流・入力オフセット電流

入力バイアス電流はオペアンプの入力端子から流れ出る、もしくは流れ 込む電流のことを言います。バイポーラタイプのオペアンプでは入力端 子に接続されるトランジスタのベース電流が入力バイアス電流となりま す。差動入力段が PNP トランジスタで構成される場合は、電流は流 れ出る方向となります。また、NPN トランジスタで構成される場合は、 電流は端子へ流れ込む方向となります。おおむね nA (10°[A])オーダ ーの電流量となるように設計されている製品が多く、高速タイプの中に はµA(10°[A])オーダーの入力バイアス電流を持つものも存在します。 入力バイアス電流は理想的には少ない方が使いやすいオペアンプとな ります。CMOS タイプ(FET 入力)のオペアンプがこれに当たります。 CMOS オペアンプの入力バイアス電流は非常に小さくfA (10<sup>-15</sup>[A])~ pA (10<sup>-12</sup>[A]) オーダーとなります。そのため、インピーダンスの高いセン サ素子などのセンサアンプに使われます。

Figure 3.3.1(a)に示すように、入力トランジスタが PNP トランジスタで 構成されたオペアンプの入力バイアス電流は、入力端子から流れ出る 方向となります。Figure 3.3.1(b)で示す NPN 入力では端子に流れ 込む方向となります。Figure 3.3.1(c)に示すバイポーラタイプのフルスイ ングオペアンプの入力バイアス電流は動作範囲により流れる方向が変 わります。PNP トランジスタのみ動いている領域では流れ出る方向、 両方が動いている領域では差分電流が流れ、極性はどちらか大きい 方になります。NPN のみ動いている状態では流れ込む方向となるため、 同相入力電圧範囲内で入力バイアス電流の極性が変化することにな ります。

Figure 3.3.1(d)の CMOS オペアンプの入力バイアス電流は端子リー ク電流となります。その主な要因は IC 内部に接続された静電保護素 子となります。この電流はバイポーラタイプと比較すると非常に小さいた め、センサなどのハイインピーダンス素子に接続する場合に有利となりま す。また、特徴として、温度が上昇するに従いリーク電流は増大するた め、高温で電流が増加する傾向があります。



(a)入力グランドセンス(グランドセンス単電源/両電源)





(b)NPN 入力(VCC センス)





#### 入カバイアス電流の影響について

入力オフセット電流とは+入力端子と-入力端子の入力バイアス電流 の差のことを言います。トランジスタの性能ばらつきによりベース電流やリ ーク電流は影響を受けるため、必ずしも同じ値になりません。

入力バイアス電流 Ib と入力オフセット電流 Iio の定義を式(3.3.1)、式 (3.3.2)に示します。

$$Ib = \frac{Ib_{+} + Ib_{-}}{2}$$
(3.3.1)

$$Iio = Ib_{+} - Ib_{-}$$
 (3.3.2)

#### 入力バイアス電流キャンセル

Figure 3.3.3の反転増幅回路における入力バイアス電流の影響を式 (3.3.3)に示します。

$$V_{out} = -\frac{R_2}{R_1} V_{in} - (1 + \frac{R_2}{R_1}) \left[ \frac{R_1 R_2}{R_1 + R_2} I b_- - R_3 I b_+ \right]$$
(3.3.3)

-IN Ib-

+IN ∽ Q1

Q3

 $\overline{}$ 

(a)差動入力段

Ib+

VCC

式(3.3.3)を入力バイアス電流と入力オフセット電流の定義式(3.3.1) と(3.3.2)を用いて整理すると式(3.3.4)となります。

式(3.3.4)において入力バイアス電流の影響は、Ib の項をゼロにするためにR3をR1とR2の並列合成インピーダンスと同じ大きさにすれば無くすことができます。また式(3.3.4)から入力オフセット電流が存在すると 出力電圧に影響します。

$$V_{out} = -\frac{R_2}{R_1} V_{in} - (1 + \frac{R_2}{R_1}) \left[ (\frac{R_1 R_2}{R_1 + R_2} - R_3) I_b - (\frac{R_1 R_2}{R_1 + R_2} + R_3) \frac{I_{io}}{2} \right]$$
(3.3.4)



(b)オペアンプの入力バイアス電流





Figure 3.3.3. 反転増幅回路の入力バイアス電流

#### 3.4 同相入力電圧範囲

同相入力電圧範囲(VICM)とはオペアンプが正常に動作する入力電圧 範囲のことを言います。同相入力電圧範囲外の信号を入力すると、 入力オフセット電圧が急激に増加し、出力電圧が飽和し正常な動作 ができません。

同相入力電圧範囲はオペアンプの入力回路である、差動増幅回路の回路構成により決定されます。

Figure 3.4.1 に 4558 系オペアンプの差動入力段、Figure 3.4.2 に 358/2904 系オペアンプの差動入力段を示します。この 2 つのオペアン プの同相入力電圧範囲について考えます。

4558 系オペアンプの同相入力電圧範囲を式(3.4.1)に示します。ここ で同相入力電圧を V<sub>ICM</sub> とします。同相入力電圧範囲の下限値は Q1、Q2 のトランジスタが飽和せずに動作するのに必要な電圧が下限 となります。また、同相入力電圧範囲の上限は Q0 のトランジスタが飽 和せずに動作するのに必要な電圧となります。 式(3.4.2)より、4558 系のオペアンプは下限も上限もトランジスタが動 作しない領域が存在します。このような形式のオペアンプを両電源オペ アンプと言います。通常、正電源と負電源を用いて GND を中点電位 として使用しますが、このようなオペアンプでも、バイアス電圧を適切に 設定すれば単電源で使用することも可能です。

次に Figure 3.4.2 に示される 358/2904 系オペアンプの同相入力電 圧範囲を式 (3.4.3) に示します。 358/2904 系のオペアンプは GND(VEE)レベルの入力電圧を扱えるようにするために、レベルシフト 回路 Q1、Q2 を用いています。また、回路構成の工夫により、Q3、 Q4 のコレクタ電位がほぼ等しくなるように設計されています。 これにより Q3、Q4 はほぼ同じ電圧で飽和します。

式(3.4.4)より、同相入力電圧の下限は Vsat と Vbe により決まってい ます。通常 Vbe よりも Vsat の方が小さくなるため、358/2904 系オペ アンプの同相入力電圧範囲は VEE を含むことができ、GND レベルの 信号を入力可能としています。

#### 4558 系オペアンプの同相入力電圧範囲

$$V_{EE} + V_{be6} + V_{be5} + V_{sat2} - V_{be2} < V_{ICMR} < V_{CC} - V_{sat0} - V_{be2}$$
(3.4.1)

式(3.4.1)において Vbe 及び Vsat が全て等しいとすると、

$$V_{EE} + (V_{be} + V_{sat}) < V_{ICMR} < V_{CC} - (V_{sat} + V_{be})$$
(3.4.2)

358/2904 系オペアンプの同相入力電圧範囲

$$V_{EE} + V_{be5} + V_{Vsat3} - V_{be3} - V_{be1} < V_{ICMR} < V_{CC} - V_{sat0} - V_{be3} - V_{be1}$$
(3.4.3)

式(3.4.3)において Vbe 及び Vsat が全て等しいとすると、

$$V_{EE} + (V_{Vsat} - V_{be}) < V_{ICMR} < V_{CC} - (V_{sat} + 2V_{be})$$



Figure 3.4.1. 4558 系オペアンプの差動入力段



(3.4.4)



次に同相入力電圧の特性例と測定方法について説明します。 Figure 3.4.3(a)に同相入力電圧測定回路を示します。差動増幅回 路の入力端子をコモンとし、入力電圧を変化させます。

同相電圧を入力しているので理想的には出力電圧は0となりますが、 実際には入力オフセット電圧が存在するため、Figure 3.4.3(b)に示さ れるような入力オフセット電圧が増幅率倍された出力オフセット電圧が 出力されます。

次に前項で同相入力電圧範囲の考察を行った、358/2904 系オペア ンプ及び、4558 系オペアンプの同相入力電圧範囲のイメージを示しま す。 Figure 3.4.4 及び Figure 3.4.5 のように、同相入力電圧範囲が入 力電圧を制限するため、使用するアプリケーションに適した入力範囲を 持つオペアンプを選ぶ必要があります。ここまでは、同相入力電圧範 囲と入力オフセット電圧が密接な関係を持つということを説明しました。 CMOS タイプ(FET 入力)、バイポーラタイプを問わず同相入力電圧範 囲が VEE~VCCまで、拡張されたフルスイング入力タイプのオペアンプ が製品化されています。このようなオペアンプは低い電源電圧でも入力 のダイナミックレンジを確保できるため、モバイル機器などの低電圧動作 アプリケーションに最適となります。



Figure 3.4.5. 358/2904 系オペアンプの同相入力電圧範囲

#### 3.5 最大出力電圧(High/Low レベル出力電圧)

最大出力電圧(出力電圧範囲)とはオペアンプが出力可能な電圧範 囲を示します。電圧値は最大出力電圧 High(High レベル出力電圧) と最大出力電圧 Low (Low レベル出力電圧)に分けられます。

出力電圧範囲は出力回路構成、電源電圧、負荷条件(出力電流 量)によって制限されます。

次に、両電源オペアンプとして最も標準的な 4558 系ローノイズオペア ンプの出力電圧範囲について説明します。

出力電圧範囲とはオペアンプの出力回路構成に依存すると記載しま したが、回路を構成するトランジスタ等の素子が正常に動作するため に必要となる電圧があるため制限が生じます。

Figure 3.5.1 に 4558 の出力等価回路を示します。まず初めに最大 出力電圧 High について考えます。出力端子から VCC 端子までの経 路にはトランジスタ Q1、Q2 出力保護抵抗 R1 が存在します。正常に 動作するために必要な電圧は Q1 のコレクタ-エミッタ間電圧 Vce1、 Q2 のベース-エミッタ間電圧 Vbe2、さらに出力ソース電流 Isource が 流れている場合 Q2 のエミッタからさらに R1×Isource の分だけ電圧降 下が発生します。負荷 RL が重く(抵抗値が小さい)流れるソース電流 が大きいほど、出力電圧は狭くなります。



Figure 3.5.1. 4558 系オペアンプの出力等価回路図

最大出力電圧 High は次の式で表されます。

最大出力電圧 High

 $= VCC - Vce1 - Vbe2 - (R1 \times Isource)$ (3.5.1)

さらに、最大出力電圧 Low について考えます。出力端子から VEE 端 子までの経路にはトランジスタ Q3、Q4、短絡保護抵抗 R2 が存在し ます。考え方は最大出力電圧 High と同様で、最大出力電圧 Low はトランジスタ Q4 のコレクタ-エミッタ間電圧 Vce4、Q3 のベース-エミッ タ間電圧 Vbe3、さらに出力シンク電流 Isink が流れている場合、保 護抵抗 R2 により電圧降下が発生します。

最大出力電圧 Low は次の式で表されます。

最大出力電圧 Low

= VEE + Vce4 + Vbe3 + (R2×Isink) (3.5.2)

Figure 3.5.2 に 4558 系オペアンプの最大出力電圧例を示します。

Figure 3.5.2 に示されるように、正電源(VCC)、負電源(VEE)の両 側に動作しない不感領域が存在します。



次に単電源オペアンプとして最も標準的な 358/2904 系のオペアンプ の出力電圧範囲について考えます。

Figure 3.5.3 は 358/2904 系オペアンプの出力等価回路となります。 最大出力電圧 High についてですが、出力端子から VCC 端子までの 経路にはトランジスタ Q1、Q2、Q3 及び電流制限抵抗 R1 が存在し ます。この回路が動作するために必要な電圧は Q1 のコレクタ-エミッタ 間電圧 Vce1、Q2、Q3 のベース-エミッタ間電圧 Vbe2、Vbe3 さらに 出力ソース電流 Isource により R1×Isource の分だけ電圧降下が発 生します。負荷 RL が重く(抵抗値が小さい)流れるソース電流が大き い程、出力電圧が狭くなります。

最大出力電圧 High は次の式で表されます。

最大出力電圧 High

= VCC - Vce1 - Vbe2 - Vbe3 - (R1×Isource) (3.5.3)
 さらに、最大出力電圧 Low について考えます。358/2904 の特長として出力端子から VEE 端子までの経路が2 系統存在します。一つはトランジスタ Q4、Q5の経路。もう一つは Q6の経路となります。Q6の経路はトランジスタ Q6 により出力電圧 Low 時に定電流 40µA が常に出力端子から流れる構造となっています。この定電流のことを Low レベルシンク電流と呼びます。この 40µA より出力電流が十分に小さい場合は、出力電圧 Low は Q6 のコレクタ-エミッタ間電圧 Vce6 により



Figure 3.5.3. 358/2904 系オペアンプの出力等価回路

決定されます。この時の Low レベル出力電圧は非常に小さく 10mV 前後となるため、ほぼ GND レベルまで出力電圧が出力可能となりま す。ここで出力シンク電流 Isink が 40µA よりも大きくなった時、出力シ ンク電流は Q4 に流れ始めます。Q4 が動作するのに必要な電圧は Q5 のコレクタ-エミッタ間電圧と、Q4 のベース-エミッタ間電圧となりま す。

最大出力電圧 Low は次の式で表されます。

最大出力電圧 Low

= VEE + Vce6 (Isink < 40µA) (3.5.4) 最大出力電圧 Low

= VEE + Vce5 + Vbe4 (Isink > 40µA) (3.5.5)

このように、358/2904 系のオペアンプは出力シンク電流の量により動作 する回路が異なるため、負荷による電流が 40µA の Low レベルシンク電 流付近の値で使用すると、出力回路の切り替わりにより Low レベル電圧 が変わるため波形に歪が発生します。

この歪をクロスオーバー歪と呼びます。この歪については後ほど詳しく説明 します。

Figure 3.5.4 に 358/2904 系オペアンプの最大出力電圧例を示します。Figure 3.5.4 に示されるように、正電源(VCC)に動作しない不感 領域が存在します。負電源(VEE)側は条件によっては VEE(GND)付 近の電圧を出力可能であることが分かります。



Figure 3.5.4. 358/2904 系オペアンプの最大出力電圧例

#### 3.6 大信号電圧利得 (開放利得/オープンループゲイン)

オペアンプ・コンパレータの+入力端子、-入力端子の差電圧に対する 利得を示します。

データシートで規定される規格値では直流電圧に対する電圧利得を示しています。帰還回路を構成した際に生じる利得誤差を可能な限り小さくするため、一般的には高電圧利得(高開放利得)が理想的とされます。出力電圧をVout、入力電位差をVin\_dとすると電圧利得 Av は次式で与えられます。

$$Av = \frac{V_{OUT}}{V_{IN-d}}$$
(3.6.1)

Figure 3.6.1 の非反転増幅回路を例に利得誤差を考えます。



Figure 3.6.1. 非反転增幅回路

出力電圧 Vour は次式となります。

$$V_{OUT} = \left(1 + \frac{R_2}{R_1}\right) \times \frac{1}{1 + \left(1 + \frac{R_2}{R_1}\right) \times \frac{1}{Av}} \times V_{IN}$$
(3.6.2)

式(3.6.2)において Av が∞と考えると回路の利得は 1+R2/R1 で決まり ます。つまり開放利得 Av が有限である場合に利得誤差が生じること になります。ここで R1=1[kΩ]、R2=10[kΩ]、Av=80dB(10000 倍)と すると理想的状態では増幅率は 11 倍となります。

$$V_{OUT} = (11) \times \frac{1}{1 + (11) \times \frac{1}{10000}} \times V_{IN} = \frac{11}{1.0011} \cong 10.988$$
 (3.6.3)

Vout は式(3.6.3)となり、11 倍より小さい値となります。この差を利得 誤差と言います。Figure 3.6.2 に出力電圧と大信号電圧利得の増 幅率の関係を示します。



Figure 3.6.2. 出力電圧と大信号電圧利得の関係

電圧利得は周波数に依存し、入力信号周波数が高くなるほど減衰 します。したがって、周波数が高くなるほど利得誤差が大きくなります。 Figure 3.6.1 の回路における電圧利得周波数特性例を Figure 3.6.3 に示します(オペアンプは BA2904 を使用)。



#### 3.7 同相信号除去比 CMRR(Common Mode Rejection Ratio)

同相信号除去比 CMRR(CMRRAMP)とは同相入力電圧を変化させ た際の出力電圧変動量の比をデシベル表記したものとなります。一般 的にデータシートに規定されている CMRR とは直流同相入力電圧と、 それを変化させた際の入力オフセット電圧の変動と ΔVIo の比を表して おり、オペアンプ自身の CMRR を示します。詳細は次項で説明しま す。

$$CMRR_{AMP} = 20 \log \left(\frac{\Delta V_{ICM}}{\Delta V_{IO}}\right)$$
(3.7.1)

次に、増幅回路を構成した際の同相信号除去比の考え方を説明し ます。

外付け抵抗を用いて増幅回路を構成した際に、抵抗の誤差(ペアミス マッチ)が存在すると増幅回路上でオフセット電圧が発生します。この 抵抗誤差によるオフセット電圧は、オペアンプの持つ入力オフセット電 圧と同様に同相信号除去比に影響を与えます。増幅回路の抵抗誤 差による CMRR<sub>RES</sub> は以下の式で計算できます。この時オペアンプの CMRR(CMRRAMP)は理想的(∞)であるとします。ここでいう誤差は R1とR3、R2とR4 のミスマッチのことです。 Gは増幅回路の利得 R2/R1を表します。ここで CMRR<sub>RES</sub>=G<sub>DIFF</sub>(差動電圧増幅率)/G<sub>CM</sub>(同相電圧増幅率) とします(導入は省略します)。

$$CMRR_{RES} = \frac{1+G}{1-\frac{R_2R_3}{R_1R_4}}$$
(3.7.2)

Figure 3.7.1(a)における回路全体のCMRR<sub>ALL</sub>は式(3.7.3)で表されます。

$$CMRR_{ALL} = \frac{1+G}{\frac{1+G}{CMRR_{AMP}} + \left(1 - \frac{R_2R_3}{R_1R_4}\right)}$$
 (3.7.3)

このように、抵抗のミスマッチは増幅回路の同相信号除去比に影響を 与え CMRR(CMRRAMP)の大きいオペアンプを使用しても抵抗のミス マッチにより制限されることが分かります。

次項にてオペアンプの持つ同相信号除去比の意味についてさらに考え ます。



Figure 3.7.1. 入力オフセット電圧と CMRR の関係

#### オペアンプの同相信号除去比について

オペアンプの回路設計入門書などに記載されているオペアンプ自身の 持つ CMRR の定義としては、オペアンプの入力電圧差に対する利得、 差動電圧利得 Ad と同相入力電圧に対する利得、同相電圧利得 Ac との比である CMRR=Ad/Ac をデシベル表記したものです。これは 式(3.7.1)と同じことを意味します。

オペアンプは+入力端子と-入力端子の差電圧をアンプが持つ利得分 だけ増幅することが理想ですが、実際のオペアンプでは同相入力電圧 が変わることにより回路内部の直流動作点(電流・電圧)が変化するた め差動電圧利得や同相電圧利得が変化します。これらの結果、入 カオフセット電圧が変動し出力電圧の変動として観測されることになり ます。

オペアンプの入力の差電圧に対する利得を差動電圧利得 Ad、同相 入力電圧に対する利得を同相電圧利得 Ac、+入力端子の電位を Vin\_p、-入力端子の電位を Vin\_n とすると、オペアンプの出力電圧は 次式で表すことができます。

$$V_{OUT} = Ad \times (V_{in_{p}} - V_{in_{n}}) + Ac \times V_{ICM}$$
(3.7.4)

$$V_{OUT} = Ad \times \left( (V_{in_p} - V_{in_n}) + \frac{Ac}{Ad} \times V_{ICM} \right)$$
(3.7.5)

ここで、V<sub>ICM</sub>は同相入力電圧で(Vin\_p+Vin\_n)/2 です。 式(3.7.5)の(Ac/Ad)×V<sub>IC</sub> の項は同相入力電圧による誤差項を表し ており、入力オフセット電圧とみなせます。

$$V_{IO} = \frac{Ac}{Ad} \times V_{ICM}$$
(3.7.6)

式(3.7.6)より、同相入力電圧の変化に対する入力オフセット電圧の 変動は

$$\frac{\Delta V_{ICM}}{\Delta V_{IO}} = \frac{Ad}{Ac} = CMRR \tag{3.7.7}$$

式(3.7.7)となり、先に述べた同相入力電圧と入力オフセット電圧の比と等価になります。

例として式(3.7.7)を用いて同相入力電圧の変化による出力への影響 を計算します。

同相入力電圧 V<sub>IC</sub>=0[V]の時のオフセット電圧、V<sub>IO\_0</sub>=1[mV]、 CMRR=80[dB]=10000[倍]の時 V<sub>IC</sub>=10[V]での

入力オフセット電圧 V<sub>IO\_10</sub>を求めます。

$$CMRR = \frac{V_{IC\_10} V_{IC\_0}}{V_{IO\_10} V_{IO\_0}}$$
(3.7.8)

$$V_{IO_{-10}} = \frac{10[V]}{CMRR[\text{@}]} \mathbb{I}[mV] = 2[mV]$$
(3.7.9)

従って、CMRR=80[dB]の時、10[V]の同相入力電圧変動により入 カオフセット電圧は 1[mV]増加します。

次項にて同相入力電圧の変化により入力オフセット電圧が変動する メカニズムについて説明します。 同相入力電圧による入力オフセット電圧変動の原理(参考) Figure 3.7.2 に差動入力段の等価回路を示します。同相入力電圧 変化により入力オフセット電圧が増加するメカニズムを解説します。ま ず初めに、トランジスタ M1 と M2、M3 と M4 の特性が同一であると仮 定します。このことは、差動入力段と能動負荷で発生する入力オフセ ット電圧が無い事を意味します。特性が全く等しいのでゲートソース間 電圧は等しくなり、差動入力トランジスタ M1、M2 に流れる電流は等 しくなります。つぎに能動負荷 M3、M4も特性が等しいため、流れる電 流も等しくなります。流れる電流が等しく、特性が同じということは能動 負荷 M3 と M4 のドレイン電圧は等しくなります。これにより、Figure 3.7.2(b)小信号等価回路1において VxとVoを仮想的に短絡してい ると考えることができます。この点を踏まえて小信号等価回路を記述す ると Figure 3.7.2(c)小信号等価回路 2 となります。 各トランジスタの 成分が並列に接続されていると見なすことができるため、回路を合成し 簡略化が可能となります。この回路から同相電圧利得を求めます。 同相電圧利得を求めるに当たりgmをトランジスタのトランスコンダクタン ス、rdをドレインインピーダンス、gdをドレインコンダクタンス、VICMを同相 入力電圧、VをM5のドレイン電圧とします。

また 1/rd=gdとします。 ノード Voと V について式を立てます。 式(3.7.10) を整理して、 gm4、 gm2 >> gd4、 gd2 とおいて近似すると式(3.7.11)とな ります(導出は省略します)。

式(3.7.11)より、同相電圧利得 Ac はトランジスタ M5 のインピーダンス と能動負荷の gm により決まります。次に、差動電圧利得は式 (3.7.12)で表すことができます(導出は省略します)。

入力オフセット電圧を Vioとし、式(3.7.11)及び式(3.7.12)より CMRR を求めると式(3.7.13)となります。

以上より、同相電圧利得 Acを小さくするには rd5 や gm4 を大きくする 必要があります。rd5 が大きいということはトランジスタ M5 に流れる電流 が同相入力電圧の影響を受けにくくなるのと同じ意味を持ちます。しか し実際は rd5 や gm4 は有限の値であり、CMRR が制約を受けることが 分かります。つまり、CMRR が有限であるため同相入力電圧の変化に より入力オフセット電圧も変動を起こすことになります。

$$g_{d5}V + 2g_{m2}(V_{ICM} - V) + 2g_{d2}(V - V_{O}) = 0$$
  

$$2g_{m4}V_{O} + 2g_{d4}V_{O} + 2g_{m2}(V_{ICM} - V) + 2g_{d1}(V - V_{O}) = 0$$
(3.7.10)

$$A_{c} = \frac{V_{O}}{V_{ICM}} = \frac{1}{2g_{m4}r_{d5}}$$
(3.7.11)

$$A_{d} = \frac{V_{O}}{V_{ind}} = g_{m1}(r_{d2} // r_{d4})$$
(3.7.12)

$$CMRR = \frac{A_d}{A_c} = \frac{V_{ICM}}{V_{ind}} = \frac{V_{ICM}}{V_{IO}} = 2g_{m4}g_{m1}r_{d5}(r_{d2} // r_{d4})$$
(3.7.13)



#### Figure 3.7.2. オペアンプ差動入力段等価回路図

次に CMRR の周波数特性について説明します。式(3.7.13)に示され る差動電圧利得は、直流電圧に対するものであり、実際は周波数特 性を持ちます。これは式(3.7.13)から示されるようにオペアンプの差動 電圧利得は CMRR と密接に関係しています。オペアンプの差動電圧 利得は差動入力段が持つ第1の極(1stポール)により周波数が高くな るにつれ-6dB/oct (=-20dB/dec)で減少します。 これにより CMRR も同時に減少することになります。Figure 3.7.3 に CMRR の周波数特性を示します。

実際にオペアンプを使用する際は CMRR の周波数特性を考慮することが重要となります。



Figure 3.7.3. CMRR 周波数特性

#### 3.8 電源電圧除去比 PSRR (Power Supply Rejection Ratio)

電源電圧除去比 PSRR とは電源電圧を変化させた時の入力オフセット電圧の変動量を比で表したものです。一般的にデータシートに記載される規格値は直流電圧源を変化させた場合の入力オフセット電圧の変動の比を示しています。

$$PSRR = 20 \log \left(\frac{\Delta VCC}{\Delta V_{IO}}\right)$$
(3.8.1)

一般的な PSRR の定義としては、アンプの入力差電圧に対する利得 である差動電圧利得 Adと電源電圧に対する電源変動利得 Apとの 比 PSRR=Ad/Ap で表されますが、これは式(3.8.1)と同じ意味を持ち ます。

オペアンプは+入力端子と-入力端子の差電圧をアンプが持つ利得分 だけ増加することが理想ですが、実際のオペアンプでは電源電圧を変 えることによって回路内部の直流動作点(電流・電圧)が変化するため 差動電圧利得や電源変動利得が変化します。これらの結果、入力 オフセット電圧が変化し出力電圧の変動として観測されることになりま す。

オペアンプの入力の差電圧に対する利得を差動電圧利得 Ad、電源 電圧に対する利得を電源電圧利得 Ap、+入力端子の電位を Vin\_p、 -入力端子の電位を Vin\_n とすると、オペアンプの出力電圧は次式で 表すことができます。

$$V_{OUT} = Ad \times (V_{in_p} - V_{in_n}) + Ap \times VCC$$
(3.8.2)

$$V_{OUT} = Ad \times \left( (V_{in_p} - V_{in_n}) + \frac{Ap}{Ad} \times VCC \right)$$
(3.8.3)

式(3.8.3)の(Ap/Ad)×Vccの項は電源電圧による誤差項を表しており、 入力オフセット電圧とみなすことができます。

$$V_{IO} = \frac{Ap}{Ad} \times VCC \tag{3.8.4}$$

この関係式より、電源電圧の変化に対する入力オフセット電圧の変動 は式(3.8.5)となり、PSRR は先に述べた電源電圧変動に対する入力オ フセット電圧変動の比と等価になります。

$$\frac{\Delta VCC}{\Delta V_{IO}} = \frac{Ad}{Ap} = PSRR \tag{3.8.5}$$

例として式(3.8.5)を用いてオペアンプの Vcc=10[V]での入力オフセット 電圧を Vio\_10=1[mV]とし、Vcc=20[V]での入力オフセット電圧 Vio\_20を求めます。ここで PSRR=80[dB](=10000 倍)とします。

$$PSRR = \frac{V_{CC_{20}} V_{CC_{10}}}{V_{IO_{20}} V_{IO_{10}}} = 10000[\text{@}]$$
(3.8.6)

$$V_{IO_{-10}} = \frac{10[V]}{10000[\text{\pounds}]} + 1[mV] = 2[mV]$$
(3.8.7)

従って、PSRR=80[dB]の時 10[V]の電源電圧変動により入力オフセット電圧は 1[mV]増加します。

増幅回路を構成している場合は、出力電圧に誤差として増幅回路の 利得倍された誤差電圧が出力されます。

100[倍]の非反転増幅回路を構成している場合は、出力電圧は電源電圧が10[V]変動すると出力電圧が100[mV]変動することになります。

電源電圧による入力オフセット電圧変動の原理(参考)

Figure 3.8.1 に差動入力段の等価回路を示します。電源電圧変化 により入力オフセット電圧が増加するメカニズムを解説します。まず初め に、トランジスタ M1 と M2、M3 と M4 の特性が同一であると仮定しま す。このことは、差動入力段と能動負荷で発生する入力オフセット電 圧が無い事を意味します。特性が全く等しいのでゲートソース間電圧 は等しくなり、差動入力トランジスタ M1、M2 に流れる電流は等しくな ります。ただし、電源電圧変動を考える場合、電源の変動により同相 入力電圧範囲も変わるため、常に入力電圧のレベルは同相入力電 圧範囲の中間に調整します。

つぎに能動負荷 M3、M4 も特性が等しいため、流れる電流も等しくな ります。流れる電流が等しく、特性が同じということは能動負荷 M3 と M4 のドレインの電圧は等しくなります。これにより、Figure 3.8.1(b)小 信号等価回路 1 において Vx と Vo を仮想的に短絡していると考える ことができます。この点を踏まえて小信号等価回路を記述すると Figure 3.8.1(c)小信号等価回路 2 となります。各トランジスタの成分 が並列に接続されていると見なすことができるため、回路を合成し簡略 化が可能となります。この回路から電源から出力までの電源電圧利得 を求めます。

$$g_{d5}(V - V_{ps}) + 2g_{m1}(V_{ICM} - V) + 2g_{d1}(V - V_{o}) = 0$$
  
$$2g_{m4}V_{o} + 2g_{d4}V_{o} + 2g_{m1}(V_{ICM} - V) + 2g_{d1}(V - V_{o}) = 0$$

$$A_{p} = \frac{V_{o}}{V_{ds}} = \frac{g_{e5}}{2g_{m4}} = \frac{1}{2g_{m4}r_{5}}$$
(3.8.9)

$$A_{d} = \frac{V_{O}}{V_{ind}} = g_{m1}(r_{d2} // r_{d4})$$
(3.8.10)

$$PSRR = \frac{A_d}{A_P} = \frac{V_{ds}}{V_{ind}} = \frac{V_{ds}}{V_{IO}} 2g_{m4}r_5g_{m1}(r_{d2} //r_{d4})$$
(3.8.11)

v<sub>IGM</sub> v<sub>I</sub> v



(3.8.8)



Figure 3.8.1. オペアンプ差動入力段等価回路図

電源電圧利得を求めるに当たりgmをトランジスタのトランスコンダクタン ス、rdをドレインインピーダンス、gdをドレインコンダクタンス、VICMを同相 入力電圧、Vを M5のドレイン電圧とします。また 1/rd=gdとします。ノ ード Voと V について式(3.8.8)を立てます。

式(3.8.8)を整理して、V-Vps=Vds、gm4、gm2 >> gd4、gd2 とおいて 近似すると式(3.8.9)となります(過程は省略します)。

式(3.8.9)より、電源電圧利得 APはトランジスタ M5 のインピーダンスと 能動負荷の gm により決まります。次に、差動電圧利得は式(3.8.10) で表すことができます。(導出は省略します)

入力オフセット電圧を Vio とし、式(3.8.9)及び式(3.8.10)より PSRR を求めると式(3.8.11)となります。

以上より、電源電圧利得 APを小さくするには rd5 や gm4 を大きくする 必要があります。rd5 が大きいということはトランジスタ M5 に流れる電流 が同相入力電圧の影響を受けにくくなるのと同じ意味を持ちます。しか し実際は rd5 や gm4 は有限の値であり、PSRR が制約を受けることが 分かります。つまり、PSRR が有限であるため同相入力電圧の変化に より入力オフセット電圧も変動を起こすことになります。 PSRRはCMRRと同様に入力される信号周波数が高くなると値が小 さくなります。これは式(3.8.11)から示されるようにオペアンプの差動電 圧利得は PSRR と密接に関係しています。オペアンプの差動電圧利 得は差動入力段が持つ第 1 の極(1st ポール)により周波数が増加す るにつれ-6dB/oct (=-20dB/dec)で減少します。これにより PSRR も 同時に減少することになります。 そのため電源ラインに周波数の高いリップルノイズが存在すると出力電 圧を大きく変動させ、出力ノイズの原因となります。電源ノイズ対策とし て、オペアンプの電源端子近くにバイパスコンデンサを接続することでこ の影響を抑制できます。Figure 3.8.2 に電源電圧除去比周波数特 性例を示します。



Figure 3.8.2. PSRR-周波数特性

#### 3.9 スルーレート SR (Slew Rate)

スルーレートとはオペアンプの動作速度を表すパラメータです。出力電 圧が規定した単位時間当りに変化できる割合を表しています。例とし ては、1[V/µs]は 1[µs]で 1[V]電圧を変動させることができるという意味 です。

理想的なオペアンプはどのような入力信号に対しても忠実に出力信号 を出力可能ですが、実際にはスルーレートという制限が存在します。入 力に立ち上がり、立ち下がりが急峻な方形波パルスを印加した際に、 出力電圧が単位時間当りにどの程度変化可能であるかを示していま す。Figure 3.9.1 にスルーレートの定義を示します。

立ち上がりと立ち下がりのスルーレートは式(3.9.1)で計算されます。

$$SR_r = \frac{\Delta V}{\Delta Tr}$$
  $SR_f = \frac{\Delta V}{\Delta T_f}$  (3.9.1)

データシート上でのスルーレートの規定は「立ち上がり」もしくは「立ち下がり」の遅い方を基準に規定されています。スルーレートはオペアンプ出 力信号の傾きの最大値を意味します。それ以上急峻な変化を持つ信 号に対しては、出力波形は追従できずに歪むことになります。増幅回 路を構成した際も、スルーレートは出力変化の割合であるため変わる ことはありません。

オペアンプを実際に使用するにあたり、スルーレートの持つ意味合いに ついて考えます。オペアンプは直流/交流、両方の信号増幅に用いられ ます。先にも述べたように、オペアンプには応答速度の限界があり、どの ような信号でも扱えるわけではありません。Figure 3.9.1 に示されるボ ルテージフォロア構成について説明します。直流電圧入力では入力電 圧範囲、出力電圧範囲に制限をうけます。さらに、周波数を持った交 流信号については利得帯域幅積及びスルーレートの制約が加わりま す。ここでは、振幅と周波数の関係つまりスルーレートについて考えま す。

オペアンプが出力可能な最大周波数を求めます。Figure 3.9.2 に示 すような波形を出力するのに必要なスルーレートを求めます。



 $y = A \sin \omega t$  (3.9.2) スルーレートは sin 波の接線の傾きなので式(3.9.2)を微分します。

$$\frac{dy}{dt} = A\omega\cos\omega t \qquad \omega t = 0 \tag{3.9.3}$$

スルーレートは式(3.9.3)より

$$SR = A\omega \qquad \omega = 2\pi f$$
 (3.9.4)

さらに sin 波の振幅は Peak to Peak で Vpp=2Aとなるので式(3.9.4) は以下のように変形できます。

$$f = \frac{SR}{2\pi \times A} = \frac{SR}{\pi V_{pp}} [Hz] \qquad V_{pp} = \frac{SR}{\pi f} [V]$$
(3.9.5)

この周波数 fをフルパワーバンド幅といいます。これらは、オペアンプに増幅率を設定していない状態つまり、ボルテージフォロアにおけるオペアンプの出力可能な振幅(出力電圧範囲内において)と周波数の関係となります。

ex. SR=1V/µsのオペアンプにおいて 1Vppの信号を出力可能な周波 数を求めます。

$$f = \frac{SR}{\pi V_{pp}} = \frac{1}{10^{-6}} \times \frac{1}{\pi \times 1} = 318.4 kHz$$
(3.9.6)

振幅一定のまま、式(3.9.6)で求めた周波数を超えると波形はスルー レートに制限され sin 波は三角波となり歪を生じます。



Figure 3.9.1. スルーレート測定回路と波形の例

#### 3.10 オペアンプの周波数特性について

·利得周波数特性:

増幅回路の利得は周波数特性を持っています。オペアンプ内部の 位相補償容量や端子容量、基板の寄生容量、回路定数により決 定されます。

·位相周波数特性:

オペアンプの入力波形と出力波形の位相差を表しています。利得と 同様にオペアンプの特性や回路定数、寄生容量の影響を受けま す。

・開放利得 (Av):

オープンループ利得とも言い、直流に対する電圧利得を表します。 ・単一利得周波数 (fr):

利得が 0dB(1 倍)となる周波数を単一利得周波数と呼びます。

・利得帯域幅積(GBW):

増幅回路の周波数特性は極(ポール)1つにつき-6dB/oct で減衰します。-6dB/oct で減衰する領域における利得と任意の周波数の積 を利得帯域幅積と言います。これは小信号におけるオペアンプの使 用可能な周波数帯域を表しています。

帯域幅積[Hz] = 周波数[Hz] × 利得[倍]

・1st ポール:

1つ目の極のことで、1つのポールから振幅は-6dB/octで減衰しポー ルの 1/10 倍の周波数から位相遅れがはじまりポールの周波数で 45deg、10 倍の周波数で 90deg 位相が遅れます。

・2nd ポール:

2つ目の極のことで、振幅の減衰量は-12dB/octとなり位相はさらに 45deg 遅れ、さらに 10 倍の周波数で 90deg 位相が遅れます。 注)-6dB/oct=周波数が 2 倍になった時に-6dB 下がることを意味し ています。(oct = octave)



Figure 3.10.1. オペアンプのオープンループ利得・位相周波数特性例



Figure 3.10.2. 測定回路(概念図)

#### ·位相余裕:

利得が 0dB(1 倍)になる周波数における入出力信号の位相差を 位相余裕と呼びます。位相余裕は発振への余裕度を表す指標の 一つで、通常 40deg~60deg 程度に設計されています。 反転増幅回路は 01、入出力の位相差がそのまま位相余裕となり、

反転増幅回路の位相が 180deg から始まることによります。

非反転増幅回路は位相が Odeg から始まるため位相余裕は 180deg からの余裕度ということで、180+02 となります。

反転増幅回路 位相余裕:01

非反転增幅回路 位相余裕:180+02

#### ・ゲイン余裕:

位相遅れが180degとなった周波数における利得の0dBまでの余裕度です。通常は-7dB以上程度で設計されており、位相余裕と同様に発振に対する余裕度として使用されます。





\*オペアンプの直流付近の開放利得は 100dB 以上と非常に大きく、 出力から抵抗で直流帰還をかけることで出力直流電圧が安定します。 利得周波数特性を測定する場合、反転または非反転増幅回路で 40dB 程度に設定し安定に測定します。1st pole 周波数領域より 高い周波数の特性は同等となるため、位相余裕やゲイン余裕はこの グラフから読み取ることができます。



Figure 3.10.4. 反転増幅回路



Figure 3.10.5. 非反転增幅回路

## 3.11 位相遅れと発振について

位相遅れによる発振の概念について最も一般的なバルクハウゼンの定 理を示します。

負帰還回路、Figure 3.11.1.の伝達関数を求めます。

$$A(s)(V_{in} - V_{in-}) = V_{out}$$
$$V_{in-} = \beta V_{out}$$

上記の二つの式から伝達関数を求めると以下のようになります。

$$\frac{V_{out}}{V_{in}} = \frac{A(s)}{1 + \beta A(s)}$$



Figure 3.11.1. 負帰還回路

・位相が 180deg 遅れると正帰還がかかっている状態 と同じ条件になるため発振が起きます。 伝達関数の分母 1+βA(s)に注目します。

β・A(s)=-1のとき分母は0となり利得は無限大となることがわかります。 つまりβ・A(s)=-1のとき伝達関数は発散します。

言い代えるとβ・A(s)=-1とは、負帰還を介して戻った信号が反転(位 相遅れ 180deg)となることを意味しており、正帰還がかかっている状態 と同等になります。そのため回路は不安定となり発振が起きます。

以下にループ利得を 1 として発振条件をまとめます。(ループ利得 1 と は全帰還を表します)

 $|\beta A(s)| = 1$  $\angle \beta A(s) = -180 \text{deg}$ 

この条件において∠βA(s)は位相遅れを表し、 s=jω1 とすると、ループ 利得 βA(ω1)=1 のとき位相が 180deg 遅れると、ω1 の角周波数で 発振することを表します。

・安定性の指標として、位相余裕、ゲイン余裕の2種類があります。位相余裕は利得が1倍(0dB)になった時に位相遅れ180degからどの程度余裕があるかを表し、ゲイン余裕は位相遅れが180deg(位相余裕が0deg)になったとき利得がどの程度1倍から下がっているかを表します。

位相が遅れる原因はポール(極)が存在するためです。RC フィルタの周 波数特性を例に示します。

Figure 3.11.2.の RC フィルタの伝達関数より、Figure 3.11.3.を見る とキャパシタンスにより伝達関数に1つのポールが生じていることがわかり ます(1 次特性)。

このポールにより位相はポールの周波数:fc で 45deg 遅れが生じ、 10 倍付近の周波数では約 90deg 位相が遅れます。



Figure 3.11.2. RC フィルタ回路

・ポール1つで 90deg 位相が遅れます。

・キャパシタンスの容量によりポールの周波数は変わります。

・ポールの位置の周波数が高い場合でも、ポールの 1/10 倍の

周波数から位相が遅れ始めます。



Figure 3.11.3. RC フィルタ回路

| RC フィルタの伝達関数                                                          |
|-----------------------------------------------------------------------|
| $\frac{V_{out}(j\omega)}{V_{in}(j\omega)} = \frac{1}{1 + j\omega RC}$ |
| 信号振幅                                                                  |
| $H(\omega) = \frac{1}{\sqrt{1 + (\omega RC)^2}}$                      |
| 位相 $\theta = -ArcTan(\omega RC)$                                      |
| RC フィルタの伝達関数より、                                                       |
| ポールカットオフ周波数は                                                          |
| 次のように表されます。                                                           |
| $\omega_0 = \frac{1}{RC}  f_c = \frac{1}{2\pi RC}$                    |

## 3.12 オペアンプの位相遅れの原因

オペアンプの位相遅れの原因を、負荷容量を含めて検討していきます。

最も発振が起きやすい全帰還回路(ボルテージフォロア)について位相 遅れの原因を Figure 3.12.1.の回路の伝達関数より示します。

$$A(s)(V_{in} - V_{o1}) = V_o$$
$$V_{o1} = \frac{\frac{1}{sC_p}}{r_o + \frac{1}{sC_p}} = \frac{1}{1 + r_o C_p s} V_o$$

上記より、出力インピーダンス(ro)と端子容量を考慮した伝達関数 (寄生容量はまとめて Cp としています)は、

$$\frac{V_{o1}}{V_{in}} = \frac{A(s)}{1 + r_o C_p s + A(s)} = \frac{1}{1 + \frac{1 + C_p r_o s}{A(s)}}$$

Cpとroによりポールが形成されています。 オペアンプはこの影響を考慮して設計されています。

上記の式で Cp = Cp + CL とすると負荷容量を接続した際の伝達関 数は

$$\frac{V_{o1}}{V_{in}} = \frac{A(s)}{1 + r_o(C_p + C_L)s + A(s)} = \frac{1}{1 + \frac{1 + (C_p + C_L)r_os}{A(s)}}$$
  
 $\xi, \text{ tobest}.$ 

Cp+CL と ro によりポールが形成されています。 Cp は IC 内部の寄生 容量のためほとんど変化はありませんが、負荷容量 CL が大きいとポー ルの発生する周波数は低くなります。



## Figure 3.12.1. 全帰還回路

#### 位相遅れの原因

- ・出力インピーダンスと端子寄生容量によるポール
- ・出力インピーダンスと負荷容量によるポール
   (意図して付けたもの)
- ・増幅回路を構成した際に帰還抵抗と入力端子寄生 容量により発生するポール

#### 3.13 安定性の確認方法(増幅回路)

実例として BA2904 の負荷容量 CL の値による位相と周波数特性の 変化を示します。



Figure 3.13.1. BA2904 周波数特性(CL=25pF)

・C∟=25pF のとき

位相余裕: 55deg→利得が 0dB になるときの位相 ゲイン余裕: -10dB→位相が 0deg になるときの利得





・CL=0.01µF のとき

位相余裕:7deg →利得が 0dB になるときの位相 ゲイン余裕:-5dB→位相が 0deg になるときの利得 位相余裕度は小さいが発振は生じていません。



Figure 3.13.3. 反転増幅回路 40dB(100 倍)

・増幅回路の発振安定性の確認は位相余裕とゲイン余裕で行います。

・反転増幅回路は位相が 180deg から始まるため位相余裕は利得 0deg の位相になります。

・非反転増幅回路の位相は 0deg から始まるため位相余裕は 180deg から利得 0dB 時の位相の値の差分になります。

・バラツキや温度変化などを考慮し位相余裕は35deg以上、ゲイン余裕は-7dB以下になるように設計を行います。

## 3.14 安定性の確認方法(全帰還回路/ボルテージフォロワ)

位相余裕の考え方を再確認します。







Figure 3.14.2. 測定結果



今まで説明した方法では全帰還回路(利得 0dB)の位相余裕は 確認できません。安定性が低下すると、Figure 3.14.2.に示すように 周波数特性に利得のピークが発生します。伝達関数を用いて発生す るピーク量から位相余裕を計算します。

ボルテージフォロア(全帰還回路)の伝達関数

$$\frac{V_{out}}{V_{in}}(j\omega) = \frac{A(j\omega)}{1 + \beta A(j\omega)}$$

A(jω)を複素表示し伝達関数に代入します。

$$A(j\omega) = \exp(j\theta)$$

$$\frac{Vout}{Vin}(j\theta) = \frac{\frac{1}{\beta}\exp(j\theta)}{\frac{1}{\beta} + \exp(j\theta)} = \frac{\frac{1}{\beta}(\cos\theta + j\sin\theta)}{\frac{1}{\beta} + \cos\theta + j\sin\theta}$$

上記の式に以下の値を代入し計算を行った結果を Figure 3.14.3.に示します。

 $\theta(\omega 1) = -175 \text{deg}(5 \text{deg}), \theta(\omega 2) = -135 \text{deg}(45 \text{deg}), \theta(\omega 3)$ 

=-120deg(60deg)

β=1、Figure 3.14.3.の結果のように位相余裕 60deg のときピークは 0dB となり最適であるということが分かります。



Figure 3.14.3. 利得ピーク計算結果

| 位相余裕  | 計算結果[倍] | ピーク[dB] |
|-------|---------|---------|
| 5deg  | 11.5    | 21      |
| 45deg | 1.3     | 2       |
| 60deg | 1       | 0       |

・ボルテージフォロアの周波数特性を測定し利得のピークから位相 余裕を算出できます。

- ・一般的なオペアンプすべてに適用できます。
- ・位相余裕が小さいときは実際にオシロスコープ等で発振の有無を 確認します。

#### 3.15 安定性の確認方法(まとめ)

増幅回路を構成した場合

・増幅回路の発振の確認は位相周波数特性を測定し、位相余裕と ゲイン余裕の確認を行います。

・反転増幅回路は位相が 180deg から始まるため位相余裕は利得 0deg のときの位相が読み値になります。

・非反転増幅回路は位相が Odeg から始まるため、位相余裕は OdB 時の位相の 180deg との差分になります。

・バラツキや温度変化などを考慮し、位相余裕は 35deg 以上を目安 に、またゲイン余裕は-7dBより低くなるように設計を行います。

(一般的に、オペアンプ単体で位相余裕は 60deg~40deg 程度で 設計されています。)

## 3.16 負荷容量による発振の対策方法(出力分離抵抗 1)

基本的には前項までの発振を回避する条件を満足すことにより発振 を防ぐことが可能ですが、出力端子に大容量のコンデンサを接続する 場合の発振対策を示します。

Figure 3.16.1.の伝達関数を計算します。

$$A(s)(V_{in} - V_{o1}) = V_o$$
$$V_{o1} = \frac{\frac{1}{sC_p}}{r_o + \frac{1}{sC_p}} = \frac{1}{1 + r_o C_p s} V_o$$

$$\frac{V_{o1}}{V_{in}} = \frac{A(s)}{1 + r_o C_p s + A(s)} = \frac{1}{1 + \frac{1 + C_p r_o s}{A(s)}}$$

$$\frac{V_{out}}{V_{o1}} = \frac{1}{1 + r_d C_L s}$$

$$\frac{V_{o1}}{V_{in}} \frac{V_{out}}{V_{ol}} = \frac{A(s)}{1 + r_o C_p s + A(s)} \frac{1}{(1 + r_d C_L s)}$$

全帰還回路(ボルテージフォロア)を構成した場合

・入出力間の周波数特性を測定し利得のピークを確認することで、本 資料の Figure 3.14.3 より位相余裕を見積もることができます。

・Figure 3.14.3 は一般的なオペアンプ全てに適用できます。

・位相余裕が小さいときに実際に発振の有無を確認します。

・位相余裕はバラツキや温度変化などを考慮し、35deg 以上を目安 に設計を行います。

以上の発振の確認は計算では複雑になるため、実験により確認する ことが一般的です。



これに対し、Figure 3.12.1 で計算した分離抵抗の無い伝達関数は

$$\frac{V_{o1}}{V_{in}} = \frac{A(s)}{1 + r_o (C_p + C_L)s + A(s)}$$

と、なります。

二つの伝達関数を比較すると出力に接続した容量 CL が分離抵抗 rd により別の伝達関数に分離されていることがわかります。



Figure 3.16.1. 出力分離抵抗接続例 1

・分離抵抗の値は容量と必要な周波数帯域幅に 応じて 50 $\Omega$ ~数百  $\Omega$  程度に設定します。 ・rdとCLでローパスフィルタを構成するため負荷容量が 大きいと回路の帯域が狭くなります。

#### 3.17 負荷容量による発振の対策方法(出力分離抵抗 2)

前項で述べた出力分離抵抗を挿入する方法では、出力にローパスフ ィルタが構成されるため使用方法によっては不都合が出る可能性があ ります。容量と直列に抵抗を挿入することにより、利得のピークを下げ ます。

Figure 3.17.1.の伝達関数を計算します。

$$A(s)(V_{in} - V_{out}) = V_o$$
$$V_o = A(s)V_{in} - A(s)V_{out}$$
$$V_{out} = \frac{Z}{r_o + Z}V_o$$

$$(1 + \frac{r_o}{Z})V_{out} = A(s)V_{in} - A(s)V_{out}$$
$$(A(s) + 1 + \frac{r_o}{Z})V_{out} = A(s)V_{in}$$

$$\frac{V_{out}}{V_{in}} = \frac{A(s)}{A(s) + \frac{1}{Z}r_o + 1}$$
$$\frac{V_{out}}{V_{in}} = \frac{1}{A(s) + \frac{1 + sC_p(R_d + \frac{1}{sC_L})}{R_d + \frac{1}{sC_L}}r_o + 1}$$

$$\frac{V_{out}}{V_{in}} = \frac{1}{A(s) + r_o} \frac{C_L + C_p (sC_L + 1)}{sC_L R_d + 1} s + 1$$

これに対し、Figure 3.12.1 で計算した分離抵抗の無い伝達関数は

$$\frac{V_{o1}}{V_{in}} = \frac{A(s)}{1 + r_o (C_p + C_L)s + A(s)}$$

伝達関数のこの部分が異なります。 式 A の下線部分の周波数特性を解析します。 s=jω=j2πf とします。

$$X = \frac{C_L + C_p (sC_L + 1)}{sC_L R_d + 1}$$

f $\rightarrow$  0 のとき s $\rightarrow$  0, X $\rightarrow$  CL+Cp

f→∞ のとき s→∞, sCLRd >> 1, CL << Cp(sCL+1),sCL >> 1 よ り X→ Cp/Rd に収束します。

以上より負荷容量 CLの影響が除去できていることが分かります。

・分離抵抗の値は容量と必要な周波数 帯域幅に応じて 50Ω~ 数百 Ω 程度に 設定します。



Figure 3.17.1. 出力分離抵抗接続例 2

#### 3.18 全高調波歪率+ 推音 THD+N (Total Harmonic Distortion + Noise)

全高調波歪率+雑音とは入力される信号に対し、出力信号に含まれ る高調波成分と雑音成分の割合を表したものです。

高調波成分や雑音が含まれるということは、入力信号と比較した場合 に波形が忠実に再現されていない、つまり歪が生じているということにな ります。

THD+N = (高調波成分と雑音成分の和)/(出力電圧)

高調波成分はオペアンプ回路の非線形性から生じます。たとえばバイ ポーラトランジスタの電流-電圧の静特性は指数関数となっているため 増幅率が入力電圧に対して非線形な関数になることなどに起因しま す。

雑音は3.19入力換算雑音の項にて詳細に説明しますが、IC内部の 半導体素子や抵抗などの周辺部品からも生じます。



(a)ボルテージフォロア構成のノイズ周波数スペクトル

オペアンプの出力信号には、これらの成分が混在しており波形を歪ま せています。

オペアンプで増幅回路を構成する際の増幅率と雑音の影響について 説明します。増幅回路は入力信号だけでなく雑音成分も増幅します。 信号を増幅する際に増幅率の大きい回路を構成し、同じ大きさの出 力振幅を得た場合、雑音電圧は利得倍に増幅されるため、回路利 得が大きいほど出力信号の歪率は大きくなります(Figure 3.18.1)。 また、増幅率が一定である場合、出力振幅が小さい方が雑音電圧の 割合が多くなるため、歪率は悪化します。

スルーレートの項でも述べましたが、信号周波数が高くなるにつれ出力 可能な振幅は小さくなるため、波形がスルーレートにより制限され歪率 が増加します。



(b)増幅回路構成のノイズ周波数スペクトル



次に Figure 3.18.2 に THD+N vs.出力電圧の特性例を示します。





次に、オペアンプの出力波形を歪ませる原因について説明します。 入力クロスオーバー歪

入力フルスイングオペアンプ、特に差動入力段を 2 種類(PMOS/ NMOS、PNP/NPN)持ったオペアンプはそれぞれの差動入力段の動 作領域において独立した入力オフセット電圧を持つため、図に示すよう に同相入力電圧範囲内で入力オフセット電圧の変動が起こります。こ の段差を入力信号が横断(クロスオーバー)することにより、出力信号に 歪が発生します。



Figure 3.18.3. 同相入力範囲内のオフセット電圧変動

出力クロスオーバー歪とオペアンプの出力回路について

出力クロスオーバー歪とはオペアンプの出力回路構成により発生する 歪であり、別名スイッチング歪とも言われます。3.11 の負帰還システム の効果で示したように、出力で発生する歪は負帰還の効果により式 (3.11.5)に示されるように、低周波数においてオペアンプの開放利得 A(s)が大きい時は帰還量により抑制されます。開放利得 A(s)が高周 波において小さくなるにつれ抑制効果は薄れ歪は次第に大きくなりま す。ただし、次項の C 級動作の説明に記載されているように 358/2904 系のオペアンプの出力段は A 級動作と C 級動作が出力シ ンク電流量により切り替わるため、このような歪は帰還により抑制する ことは出できません。

以下にクロスオーバー歪が発生する原理とオペアンプの出力段の種類 について A 級出力段及び、B 級、C 級、AB 級プッシュプル出力段を 説明します。Figure 3.18.4 にクロスオーバー歪のイメージを示します。



Figure 3.18.4. 出力クロスオ—バー歪

#### A 級出力段

A 級出力段は定電流源により常に出力段にドライブ電流が流されて いる出力段です。利点としては常に電流が流れており Q1 はつねに動 作領域にあるためクロスオーバー歪は発生しませんが、無信号時にもド ライブ電流を流し続けるため消費電力が大きいことが挙げられます。定 電流源により出力をドライブしているため、ソース電流(アンプから流れ 出る電流)は定電流源の能力に制限され重い負荷はドライブすること はできません。(負荷が重い場合は波形が歪みます)



Figure 3.18.5. A 級出力段

#### B 級プッシュプル出力段

Figure 3.18.6の(a)B級プッシュプル出力段において縦軸を出力電圧、 横軸を入力電圧とした時 Q1 が動作する領域と Q2 が動作する領域 が不連続になっているため、出力波形に歪が発生します。このように 2Vbe 分の不連続な出力特性を持つ出力段を B 級出力段といいま す。特長としては、出力段にアイドリング電流が流れないため低消費 電流であることが挙げられます。

#### C 級プッシュプル出力段

Figure 3.18.6 の(b)C 級プッシュプル出力段について、この回路は 2904や358と言った一般的な単電源オペアンプに採用されています。 単電源でオペアンプを使用する場合、回路のDC動作点を決めるバイ アス電圧を与えて使用します。さらに、オペアンプの出力に負荷抵抗を 接続した場合、特に負荷の吊り先がバイアス電圧に近い状態において は、抵抗 RL の両端に電位差が無いためアンプの出力段には電流は 流れ込みません。この状態からアンプの出力電圧振幅が変動すると抵 抗の両端に電位差が生じアンプへの流れ込み電流が発生します。この 流れ込み電流が定電流源の電流値である 40[µA]以下の時は A 級 出力段として動作しますが、40[µA]を超えると、トランジスタ Q2 が動 作を始め、C 級に動作が遷移しトランジスタの動作が不連続となります。これがクロスオーバー歪を発生させる原因となります。歪を緩和する ためには、オペアンプの出力に流れ込む電流量を定電流源の電流値 以下に減少させることが挙げられます。また、出力に接続された負荷 抵抗以外にも、帰還抵抗も負荷として働くため注意が必要です。

#### AB 級プッシュプル出力段

Figure 3.18.6 の(c)AB 級プッシュプル出力段は 4558/4560 と言った 両電源のローノイズオペアンプに採用されています。AB 級プシュプル出 力段とは B 級プッシュプル出力段にダイオード接続されたトランジスタ 2 個を接続することによりトランジスタ Q1、Q2 が常時 ON するようにバイ アス電圧を設定しており、出力段にドライブ電流が流れるように改良し た出力段です。出力段の NPN、PNP トランジスタはドライブ電流によ り常に動作しているため、切り替わり動作はスムーズに行われ、クロスオ ーバー歪は発生しにくくなっています。ただし、出力段の電流能力でド ライブしきれない重い負荷抵抗を接続した場合、AB 級出力段におい ても歪は発生する場合があります。



負荷が重い場合の出力歪みについて

負荷抵抗、負荷容量などをオペアンプの出力端子に接続した場合、 その値によっては歪の原因となります。ここでは出力へ RC フィルタを接 続した際に発生する歪について説明します。原因としては、容量への 充放電電流があげられオペアンプのソース電流、シンク電流能力を上 回った場合に歪が発生します。Figure 3.18.7 に RC フィルタ回路を示 します。



Figure 3.18.7. RC フィルタ

Figure 3.18.7 よりコンデンサに充電される電流の初期値(最大値)を 求めます。ただしコンデンサの初期電荷はゼロとします。 コンデンサに流れる初期電流は式(3.18.1)となります。

$$I(t) = \frac{V}{R} \exp(-\frac{1}{CR}t)$$
 (3.18.1)

上記の式より初期充電電流は抵抗と電圧のみで決まるため充電電流の最大値がオペアンプの出力電流能力を上回るか確認可能です。 過剰な電流が流れた際に出力電圧に影響を及ぼすことは 3.5 節の最大出力電圧でも取り上げています。

例として 2904 の出力電流について考えてみます。R=100Ω にてフィル タを構成する際に 5Vpp の振幅を出力するには電流は 50mA 必要と なります。 2904 の電流能力は 20mA 標準であり、能力をオーバーして いるため出力電圧範囲が狭くなり、波形に歪が発生すると考えられま す。R=10kΩ であれば 0.5mA なので波形は歪むことはありません。放 電電流についても考え方は同様となります。 Figure 3.18.8 に出力電 流と歪みの関係を、 Figure 3.18.9 に波形歪の例を示します。



#### Figure 3.18.8. 出力電流と歪みの関係



Figure 3.18.9. BA2904 での波形歪みの例

## 3.19入力換算雑音

ノイズには外来雑音と内部雑音の2 種類があり、オペアンプの内部雑 音は電子回路の内部で生じる雑音で、熱雑音、1/f 雑音、ショット雑 音、分配雑音などがありオペアンプの出力で雑音として観測されます。 出力雑音を入力雑音に換算したものを、入力換算雑音電圧と言い ます。入力換算雑音電圧は通常 VRMS などの単位で表され、規定さ れた周波数帯域におけるノイズの大きさを表します。入力換算雑音電 圧密度は nV/√Hz の単位で表され、単位周波数あたりのノイズ電圧 密度を表します。雑音密度に雑音帯域を掛け合わせたものが雑音電 圧となります。入力オフセット電圧と同様に、オペアンプはさまざまな回 路構成、増幅率で使用されるため、入力換算値として表現することに より利便性が良くなります。

#### 雑音の種類について

雑音は電子の時間的に不連続なランダム運動により生じます。抵抗 器や半導体素子から発生する雑音は主に熱雑音、ショット雑音、1/f 雑音(フリッカ雑音)です。雑音が発生する主なメカニズムとしては、以 下の内容があげられます。 熱雑音(サーマルノイズ)

自由電子のランダムな熱運動により生じる雑音です。導体中の自由 電子はブラウン運動によりランダムに動き回ります。これにより微小です が電圧の揺らぎが発生します、これが熱雑音です。広範囲の周波数 帯に分布し白色雑音とも呼ばれます。導体に流れる電流量に依存せ ず、温度変化によりノイズ量が変わります。

抵抗 R[Ω]に発生する熱雑音 VnT は次式で表されます。

k:ボルツマン定数 1.38×10<sup>-23</sup>[J/K]、T:絶対温度[K]、Δf:雑音を見積 もる帯域幅[Hz]とします。

$$\overline{V_{nT}^2} = 4kTR\Delta f \tag{3.19.1}$$



Figure 3.19.1. オペアンプの雑音

#### ショット雑音

半導体内部で電流が流れる際に、個々のキャリア(電子や正孔)は不 規則に運動しながら空乏層(PN 接合)を通過しているため、川の水面 が波立つように電流にも揺らぎが生じています。発生する雑音の大きさ は接合に流れる平均電流値に依存します。また、キャリアの走行時間 に関係し、走行時間が無視できる(周波数が高くなると無視できない) 領域まではほぼ一定となります。

広範囲の周波数領域に分布(白色雑音)しています。接合を流れる 電流を  $I_D$ 、q:電荷素量  $1.6 \times 10^{-19}$ [C]、 $\Delta f$ :雑音を見積もる帯域幅 [Hz]とすると、発生するショット雑音の雑音電流  $i_{ns}$ は式(3.19.2)で表 されます。

$$\overline{i_{nS}^2} = 2qI_D\Delta f \tag{3.19.2}$$

1/f 雑音(フリッカノイズ)

半導体界面に発生している未結合手にキャリアが捕獲(トラップ)、放出(リリース)されることにより通常のキャリア走行とは異なる電流が発生

します。これがフリッカノイズと呼ばれ低周波になるほど発生する頻度が 高くなるため、周波数に反比例するという意味で 1/f ノイズと呼ばれて います。原理としては SiO<sub>2</sub> とシリコン結晶の界面にダングリングボンドと 言われる未結合手が存在することに起因すると言われています。これ は、シリコン分子が共有結合をしている結合手が SiO<sub>2</sub>の界面で不連 続となっているため、キャリアがシリコン界面を走行する際にトラップ、リリ ースが発生します。これにより電流に揺らぎが生じ、ノイズとなります。 K<sub>f</sub>:製造プロセスに依存して決まる定数、I: 直流電流、f: 周波数、 Δf:雑音を見積もる帯域幅[Hz]とすると、

$$\overline{i_{nf}^2} = K_f \frac{I}{f} \Delta f \tag{3.19.3}$$

これらの他にも半導体で発生するノイズが存在します。電流が異なった 経路に分流する事により発生する分配雑音やオーディオ帯域付近の 低周波数領域で発生するバーストノイズ(ポップコーンノイズ)などがあり ます。



先にも述べたようにオペアンプ内部では、さまざまな雑音が発生し、出 カにノイズとして現れます。Figure 3.19.3 の非反転増幅回路を用い てオペアンプの入力換算雑音がどのように応用回路に影響を与えるか を考えます。

#### オペアンプの入力換算雑音電圧/雑音電圧密度

入力端子を短絡した際にオペアンプ内部(主に差動増幅段)で発生す るノイズが増幅され、雑音として出力に現われます。この出力ノイズを 回路の増幅率で除したものが入力換算雑音電圧 Vn となります。これ はあたかもアンプにノイズが入力され増幅されているように見えることから 入力換算としていますが、実際は Figure 3.19.3 のようにオペアンプの 内部で発生しており、入力端子にノイズ電圧が発生しているわけでは ありません。

#### オペアンプの入力換算雑音電流/雑音電流密度

入力換算雑音電流は、先にも述べましたがトランジスタの電流のゆら ぎや分配電流によるノイズにより発生します。

これは実際にオペアンプの入力端子から外部へ出力されるため、外付け抵抗や信号源抵抗により電圧に変換され入力換算雑音電圧の一部として影響を与えます。回路定数、回路構成などの外部環境により影響が異なります。Figure 3.19.3 では R1、R2、Rs により雑音電圧



Figure 3.19.3. 非反転增幅回路雑音等価回路

に換算されます。反転端子のノイズ電流 i-と非反転端子のノイズ電流 i+には相関性は無く、それぞれランダムに発生します。そのため打ち消さ れることはありません。

## 外付け抵抗と信号源抵抗の熱雑音

外付け抵抗や信号源は熱雑音源となります。熱雑音電圧はそれぞれ の抵抗に直列に雑音電圧源として表現されます。

これらを考慮して入力換算雑音電圧密度を求めます。抵抗の熱雑 音電圧密度は式(3.19.1)を用います。それぞれの抵抗で発生する雑 音電圧を計算し、オペアンプの入力換算雑音電流を外付け抵抗にて 雑音電圧に変換します。雑音は電力として扱うため2乗平均で与えら れます。また Figure 3.19.3 において利便性のため in+=in-=in と仮定 します。またノイズはランダムに発生するためそれぞれの項には極性はあ りません。 Vn: オペアンプの入力換算雑音電圧密度、in: オペアンプ の入力換算雑音電流密度とすると入力換算雑音電圧密度は式 (3.19.4)となります。この式は Figure 3.19.4 に示されるように雑音源 をすべて 1 つにまとめ、非反転入力端子に接続しているのと同義となり ます。

$$V_{na}^{2} = V_{n}^{2} + \left[R_{S}^{2} + (R_{1} / / R_{2})^{2}\right]_{n}^{2} + 4kT[R_{S} + (R_{1} / / R_{2})]$$
(3.19.4)



Figure 3.19.4. 非反転増幅回路雑音等価回路 (雑音源を IN+に集約)

次に非反転増幅回路の出力雑音電圧を求めます。

抵抗による出力雑音電圧を式(3.19.5)に示します。

オペアンプの入力換算雑音電圧による出力雑音電圧を式(3.19.6)に示します。

オペアンプの入力換算雑音電流による出力雑音電圧を式(3.19.7)に示します。

非反転増幅回路のノイズゲイン(1+R<sub>2</sub>/R<sub>1</sub>)をG1、(R2/R1)をG2と置き in+=in-=inと仮定します。合計の出力雑音電圧は式(3.19.8) で表されます。 ノイズゲインは雑音源が存在する場所から出力までの利得となります。 式(3.19.7)の各項をノイズゲインの2乗で除せば先に求めた式 (3.19.4)入力換算雑音電圧と同等になります。

応用回路のノイズを減少させるには、フリッカノイズが発生しない金属 皮膜抵抗を用いることや、回路定数(抵抗値)を大きくしすぎないこと、 ローノイズオペアンプを使用するなどが挙げられます。ローノイズオペアン プと呼ばれている製品はオペアンプ自身の持つ入力換算雑音電圧が 小さく設計されており、おもにセンサなどの高精度増幅用途やオーディ オ用途に用いられます。

$$V_{n2} = \sqrt{4kTR_2} \qquad V_{n1} = \sqrt{4kTR_1} \left(\frac{R_2}{R_1}\right) \qquad V_{ns} = \sqrt{4kTR_s} \left(1 + \frac{R_2}{R_1}\right)$$
(3.19.5)

$$V_{nOP} = V_n \left(1 + \frac{R_2}{R_1}\right)$$
(3.19.6)

$$V_{ni-} = i_{n-} \left( \frac{R_1}{R_2} \right) \qquad V_{ni+} = i_{n+} R_S \left( 1 + \frac{R_2}{R_1} \right)$$
(3.19.7)

$$V_{no}^{2} = (V_{n}G_{1})^{2} + (i_{n}R_{s}G_{1})^{2} + (i_{n}R_{1} / / R_{2})^{2} + 4kTR_{2} + (\sqrt{4kTR_{1}}G_{2})^{2} + (\sqrt{4kTR_{s}}G_{1})^{2}$$
(3.19.8)

## コンパレータ固有の項目

#### 3.20 応答時間 (立ち上がり/立ち下がり時間、伝搬遅延時間)

コンパレータの応答時間とは立ち上がり時間、立ち下がり時間、立ち 上がり伝搬遅延時間、立ち下がり伝搬遅延時間にて規定されます。 立ち上がり時間とは出力信号振幅の10%から90%に達するまでの時 間を言い、立ち下がり時間とは出力信号振幅の90%から10%に達す るまでの時間を言います。伝搬遅延時間とは基準電圧から出力電圧 振幅の 50%の値に達するまでの時間で規定されます。伝搬遅延時 間を評価する際は、Figure 3.20.1 に示すように基準電圧と信号レベ ルの電位差(オーバードライブ電圧)を変化させて評価を行います。オー バードライブ電圧が小さければ小さいほど伝搬遅延時間は遅くなります。 また、TTLレベルの入力信号(3.5[Vpp])を印加して評価する場合もあ ります。Figure 3.20.1 にコンパレータの入力・出力波形を示します。

コンパレータにはオープンコレクタタイプ(CMOS はオープンドレイン)とプッ シュプルタイプ(CMOS)が存在しています。

オープンコレクタ(ドレイン)タイプの特徴として、コンパレータ出力段に High を出力するための回路が無いため、外付け抵抗にてプルアップす る必要があります。プルアップ電圧 V<sub>RL</sub>の値を変えることによりコンパレー タの電源とは異なる出力 High 電圧を設定することができます。また注 意点としてオープンコレクタタイプの立ち上がり時間は外付けプルアップ 抵抗と負荷容量あるいは寄生容量による時定数に影響を受けます。







Figure 3.20.2. コンパレータ応答時間測定回路

#### オペアンプをコンパレータとして使用する際の注意点

位相補償容量を内蔵しているオペアンプの出力波形はスルーレートに より立ち上がり時間と立ち下がり時間が制限されます。スルーレートは 位相補償容量を充電・放電する時間により決まります。コンパレータの 場合、位相補償容量がないため、オペアンプよりも早い立ち上がり時 間、立ち下がり時間で応答します。また、内部の回路構造によっては コンパレータとして使用するのに適さないものも存在します。

一般的にオペアンプには立ち上がり時間や伝搬遅延時間の規定は存 在しませんが、立ち上がり時間、立ち下がり時間については出力振幅 が分かればスルーレート(SR=[V/µs])より推定することが可能です。 また、伝搬遅延時間については規定がされていないため高速応答が 必要な場合や、ばらつきを懸念する場合はコンパレータを使用すること を推奨します。

オペアンプの中には端子構造の2.2 差動耐圧の項で説明したように端 子間にクランプ用の保護ダイオードが接続されているものもあり、その場 合は端子間に電流が流れるためコンパレータとして使用できません。ま た、これと同義ですが、差動入力耐圧が電源の最大定格電圧よりも 低い機種はコンパレータとして使用する際は最大定格を超えないよう に注意が必要となります。

## 4 信頼性項目

#### 4.1 静電破壊耐圧(ESD 耐圧)

信頼性試験項目の一つとして静電気に対する破壊耐性があります。 IC に静電気が印加された際の破壊現象の例として以下のような現象 が挙げられます。

・酸化膜の絶縁破壊

トランジスタが MOS 構造の場合、ゲート酸化膜に高電界がかかることによって生じます。

・PN 接合の熱破壊

静電気により IC 内部の PN 接合に過大な電流が流れ、接合部の 熱破壊を生じます。

・配線の溶断

配線の許容電流量を超えた過電流が流れた場合、熱破壊を生じます。

半導体製品の取り扱い時に受ける静電気ストレスのモデルとして以下 の項目が挙げられます。

・HBM (Human Body Model 人体モデル)

人体モデルは人体に帯電した電荷が半導体製品に接触した時に放 電される現象をモデル化したもので容量と抵抗によりモデリングされま す。

CESD=100[pF], RESD=1.5[k $\Omega$ ]

・MM (Machine Model マシンモデル)

マシンモデルは人体モデルよりも容量が大きく、電気的抵抗が小さい 金属でできた機器などに帯電した電荷が半導体製品に接触した時 に放電される現象をモデル化したものです。

Cesd=200[pF], Resd=0[ $\Omega$ ]

古い規格であるため現在は主流ではなくなりつつあります。

·CDM (Charged Device Model)

半導体製品自体が帯電した場合に、金属などと接触した際に放電 される静電気に対する耐性を評価する方法です。

Figure 4.1.1 に人体モデルとマシンモデルの簡易試験回路を示します。

容量 CESD を高電圧源で充電し、RESD の抵抗を通して電荷を放 電させ、破壊の有無を確認します。

試験は正・負両極性に対し行われます。静電気を印加する時のコモン端子はVEE端子(GND端子)あるいはVCC端子が一般的です。 通常、ICには静電気に対する保護回路が設けられており、回路内 部に過大な電流が流れないように対策がとられています。保護回路 の役割は静電気によるサージをコモン端子に逃がすことであり、低イン ピーダンスの電流経路を確保しています。また、CMOSデバイスのゲ ートに対しホットキャリアのチャージを防ぐために端子に直列に抵抗を 接続する場合もあります。保護回路例を Figure 4.1.2 に示します。



Figure 4.1.1. HBM、MM 簡易試験回路

Figure 4.1.2. IC の静電気保護回路例

## Figure 4.1.3 に CDM 試験等価回路を示します。



Figure 4.1.3. CDM 試験等価回路

#### 4.2 ラッチアップ試験

ラッチアップとは、主に CMOS デバイスにより構成された IC で起きる現象であり、素子間に発生した寄生バイポーラトランジスタが電気的なノ イズや静電気試験などのパルス電流や電圧により動作し、異常な動 作を起こす現象です。

過電流が流れ続け破壊してしまう場合や、回路電流が増加し出力 電圧が固定してしまうなど症状は多岐にわたり、破壊が起きない場合 は電源を一度 OFF にすると正常動作に復帰するなどの特徴もありま す。どの場合も回路電流が増加するため、回路電流をモニターすること によりラッチアップが起きているか判定を行うことができます。

通常ラッチアップは、IC の設計段階においてレイアウトの手法により寄 生素子の能力を抑制するように設計されます。 ラッチアップに対する IC の耐性を評価する方法として以下の方法が挙 げられます。

・電流ラッチアップ試験

電流パルスによるトリガを IC に与え、ラッチアップ発生の有無を 確認します。正・負の両極性の電流を印加します。

・電圧ラッチアップ試験

過電圧パルスによるトリガを IC に与え、ラッチアップ発生の有無を 確認します。

どちらの試験においても回路電流をモニターすることによりラッチアップの 判定を行います。

Figure 4.2.1 にラッチアップ試験回路を示します。



Figure 4.2.1.ラッチアップ試験回路

|     | ご 注 意                                                                                                                                                                                                                                  |
|-----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1)  | 本資料の記載内容は改良などのため予告なく変更することがあります。                                                                                                                                                                                                       |
| 2)  | 本資料に記載されている内容は製品のご紹介資料です。ご使用に際しては、別途最新の仕様書を必ず<br>ご請求のうえ、ご確認ください。                                                                                                                                                                       |
| 3)  | ロームは常に品質・信頼性の向上に取り組んでおりますが、半導体製品は種々の要因で故障・誤作動する<br>可能性があります。<br>万が一、本製品が故障・誤作動した場合であっても、その影響により人身事故、火災損害等が起こらない<br>ようご使用機器でのディレーティング、冗長設計、延焼防止、バックアップ、フェイルセーフ等の安全確保<br>をお願いします。定格を超えたご使用や使用上の注意書が守られていない場合、いかなる責任もローム<br>は負うものではありません。 |
| 4)  | 本資料に記載されております応用回路例やその定数などの情報につきましては、本製品の標準的な動作<br>や使い方を説明するものです。<br>したがいまして、量産設計をされる場合には、外部諸条件を考慮していただきますようお願いいたします。                                                                                                                   |
| 5)  | 本資料に記載されております技術情報は、製品の代表的動作および応用回路例などを示したものであり、<br>ロームまたは他社の知的財産権その他のあらゆる権利について明示的にも黙示的にも、その実施また<br>は利用を許諾するものではありません。上記技術情報の使用に起因して紛争が発生した場合、ロームは<br>その責任を負うものではありません。                                                                |
| 6)  | 本資料に掲載されております製品は、耐放射線設計はなされておりません。                                                                                                                                                                                                     |
| 7)  | 本製品を下記のような特に高い信頼性が要求される機器等に使用される際には、ロームへ必ずご連絡<br>の上、承諾を得てください。<br>・輸送機器 (車載、船舶、鉄道など)、幹線用通信機器、交通信号機器、防災・防犯装置、安全確保のため<br>の装置、医療機器、サーバー、太陽電池、送電システム                                                                                       |
| 8)  | 本製品を極めて高い信頼性を要求される下記のような機器等には、使用しないでください。<br>・航空宇宙機器、原子力制御機器、海底中継機器                                                                                                                                                                    |
| 9)  | 本資料の記載に従わないために生じたいかなる事故、損害もロームはその責任を負うものではありません。                                                                                                                                                                                       |
| 10) | 本資料に記載されております情報は、正確を期すため慎重に作成したものですが、万が一、当該情報の<br>誤り・誤植に起因する損害がお客様に生じた場合においても、ロームはその責任を負うものではありま<br>せん。                                                                                                                                |
| 11) | 本製品のご使用に際しては、RoHS 指令など適用される環境関連法令を遵守の上ご使用ください。<br>お客様がかかる法令を順守しないことにより生じた損害に関して、ロームは一切の責任を負いません。<br>本製品の RoHS 適合性などの詳細につきましては、セールス・オフィスまでお問合せください。                                                                                     |
| 12) | 本製品および本資料に記載の技術を輸出又は国外へ提供する際には、「外国為替及び外国貿易法」、<br>「米国輸出管理規則」など適用される輸出関連法令を遵守し、それらの定めにしたがって必要な手続を<br>行ってください。                                                                                                                            |
| 13) | 本資料の一部または全部をロームの許可なく、転載・複写することを堅くお断りします。                                                                                                                                                                                               |



ローム製品のご検討ありがとうございます。 より詳しい資料やカタログなどご用意しておりますので、お問合せください。

# ROHM Customer Support System

https://www.rohm.co.jp/contact/