+2.5V ~ +5.5V



# 低 Duty LCD セグメント ドライバ

BU9797AFUV MAX 144 Segments (SEG36×COM4)

#### 概要

BU9797AFUVは1/4デューティ汎用LCDドライバで、最大144セグメントのLCDを表示することが可能です。民生機器やバッテリー駆動機器のLCD表示に最適です。表示用RAMを内蔵することでマイコン負荷の軽減ができ、また外付け部品も不要や低消費電力も実現しています。

## 特徴

- ディスプレイデータ RAM (DDRAM): 36 x 4 bit (最大 144 セグメント)
- 液晶駆動出力: コモン出力4本、セグメント出力36本
- 液晶駆動電源用バッファアンプ内蔵
- 発振回路内蔵
- 外部部品不要
- 低消費電力設計

#### 用途

- メーター類
- 住設製品
- 白物家電
- 小型家電
- ヘルスケア製品
- バッテリー駆動製品

など

#### 重要特性

電源電圧範囲:

■ 動作温度範囲: -40°C ~ +85°C ■ 最大セグメント数: 144 セグメント ■ 表示デューティ: 1/4 ■ パイアス: 1/3 ■ インタフェース: 2 線式シリアルインタフェース

#### **Package**

W (Typ.) x D (Typ.) x H (Max.)



#### 基本アプリケーション回路



内部発振回路使用モード

Figure 1. 基本アプリケーション回路

## ブロック図



Figure 1. ブロック図

## 端子配置図



Figure 3. 端子配置図

## 端子説明

Table 1. 端子説明

| 端子名       | 端子番号          | I/O | 機能                                                                         | 未使用時の設<br>定 |
|-----------|---------------|-----|----------------------------------------------------------------------------|-------------|
| TEST1     | 13            | I   | テスト端子 (ROHM use only)<br>VSS レベルに接続してください                                  | VSS         |
| NC        | 17            | -   | 未使用端子                                                                      | OPEN        |
| OSCIN     | 14            | I   | 外部クロック入力端子<br>外部クロックまたは内部クロック設定はコマンドで設定されます<br>内部発振回路使用時は VSS レベルに接続してください | VSS         |
| SDA       | 16            | I/O | 2 線シリアルデータ入出力端子                                                            | -           |
| SCL       | 15            | I   | 2 線シリアルデータ転送クロック端子                                                         | -           |
| VSS       | 12            | I   | グラウンド電位端子                                                                  | -           |
| VDD       | 11            | I   | 電源端子                                                                       | -           |
| VLCD      | 10            | I   | 液晶駆動用端子                                                                    | -           |
| SEG0 ~ 35 | 18-40,<br>1-5 | 0   | 液晶駆動用 SEGMENT 出力端子                                                         | OPEN        |
| COM0 ~ 3  | 6-9           | 0   | 液晶駆動用 COMMON 出力端子                                                          | OPEN        |

#### 絶対最大定格(VSS = 0V)

| 項目     | 記号   | 定格                      | 単位 | 備考     |
|--------|------|-------------------------|----|--------|
| 電源電圧 1 | VDD  | -0.5 <b>~</b> +7.0      | V  | 電源電圧   |
| 電源電圧 2 | VLCD | -0.5 ∼ VDD              | V  | 液晶駆動電圧 |
| 許容損失   | Pd   | 0.64 <sup>(Note1)</sup> | W  |        |
| 入力電圧範囲 | VIN  | -0.5 ~ VDD +0.5         | V  |        |
| 動作温度範囲 | Topr | -40 <b>~</b> +85        | °C |        |
| 保存温度範囲 | Tstg | -55 <b>∼</b> +125       | °C |        |

(Note1) Ta=25℃以上で使用する場合は、1℃につき、6.4mW を減じます。(ローム標準基板実装時)

注意:印加電圧及び動作温度範囲などの絶対最大定格を超えた場合は、劣化または破壊に至る可能性があります。また、ショートモードもしくはオープンモードなど、破壊状態を想定できません。絶対最大定格を超えるような特殊モードが想定される場合、ヒューズなどの物理的な安全対策を施していただけるようご検討お願いします。

## 推奨動作条件(Ta = -40°C ~ +85°C、VSS = 0V)

| 項目        | 記号   | -   | 定格 |         | 単位 | 備考                     |
|-----------|------|-----|----|---------|----|------------------------|
| <b>サロ</b> | 配方   | 最小  | 標準 | 最大      | 中世 | 1                      |
| 電源電圧 1    | VDD  | 2.5 | -  | 5.5     | V  | 電源電圧                   |
| 電源電圧 2    | VLCD | 0   | -  | VDD-2.4 | V  | 液晶駆動電圧、VDD-VLCD ≥ 2.4V |

#### 電気的特性

DC 特性 (特に指定のない限り VDD=2.5V ~ 5.5V、VLCD=0V、VSS=0V, Ta=-40°C ~ 85°C)

| ·古口          | 項目          |                 |        | 規格値 |         | 単位 | 友 /                                                                        |  |
|--------------|-------------|-----------------|--------|-----|---------|----|----------------------------------------------------------------------------|--|
|              |             | 記号              | 最小     | 標準  | 最大      | 甲亚 | 条件                                                                         |  |
| "H"入力電圧      |             | VIH             | 0.7VDD | -   | VDD     | V  | SDA,SCL,OSCIN                                                              |  |
| "L"入力電圧      |             | VIL             | VSS    | -   | 0.3VDD  | V  | SDA,SCL,OSCIN                                                              |  |
| "H"入力電流      |             | IIH             | -      | -   | 1       | μΑ | SDA,SCL,OSCIN <sup>(Note2)</sup>                                           |  |
| "L"入力電流      | 入力電流        |                 | -1     | -   | -       | μΑ | SDA,SCL,OSCIN                                                              |  |
| SDA "L" 出力電压 | DA "L" 出力電圧 |                 | 0      | -   | 0.4     | V  | Iload = 3mA                                                                |  |
| 液晶ドライバ       | SEG         | R <sub>ON</sub> | -      | 3   | -       | kΩ | lload=±10µA                                                                |  |
| オン抵抗         | COM         | Ron             | -      | 3   | -       | kΩ | lioad-±10μA                                                                |  |
| VLCD 電源電圧    |             | VLCD            | 0      | -   | VDD-2.4 | V  | VDD-VLCD≥2.4V                                                              |  |
| スタンバイ電流      |             | IDD1            | -      | -   | 5       | μΑ | DISPOFF、発振停止                                                               |  |
| 動作電流         |             | IDD2            | -      | 7.5 | 20      | μA | VDD=3.3V, VLCD=0V, Ta=25°C<br>Power save mode1, FR=71Hz<br>1/3 バイアス,フレーム反転 |  |

(Note2) 外部クロックモード時のみ

## 電気的特性(続き)

発振周波数特性 (特に指定のない限り VDD=2.5V~5.5V、VLCD=0V、VSS=0V, Ta=-40°C~85°C)

| 項目           | 記号                 | 規格値  |      |      | 単位  | 定格                                             |  |  |
|--------------|--------------------|------|------|------|-----|------------------------------------------------|--|--|
| <b>境日</b>    | 配石                 | 最小   | 標準   | 最大   | 中心  | <b>た竹</b><br>                                  |  |  |
| フレーム周波数 1    | f <sub>CLK1</sub>  | 56   | 80   | 104  | Hz  | FR = 80Hz 設定、<br>VDD=2.5V~5.5V, Ta=-40°C~+85°C |  |  |
| フレーム周波数 2    | f <sub>CLK2</sub>  | 70   | 80   | 90   | Hz  | FR = 80Hz 設定、VDD=3.3V、Ta=25°C                  |  |  |
| フレーム周波数3     | f <sub>CLK3</sub>  | 77.5 | 87.5 | 97.5 | Hz  | FR = 80Hz 設定、VDD=5.0V、Ta=25°C                  |  |  |
| フレーム周波数 4    | f <sub>CLK4</sub>  | 67.5 | 87.5 | 108  | Hz  | FR = 80Hz 設定、 VDD=5.0V、<br>Ta=-40°C~+85°C      |  |  |
| 外部クロック立上がり時間 | tr                 | -    | -    | 0.3  | μs  |                                                |  |  |
| 外部クロック立下り時間  | tf                 | -    | -    | 0.3  | μs  | 外部クロック(OSCIN)使用時 <sup>(Note)</sup>             |  |  |
| 外部クロック周波数    | f <sub>EXCLK</sub> | 15   | -    | 300  | KHz | が聞うロック(OSCIN)使用時                               |  |  |
| 外部クロック DUTY  | tdty               | 30   | 50   | 70   | %   |                                                |  |  |

(Note) <外部クロック時、フレーム周波数は下記計算式となります>

DISCTL 80HZ 設定時: Frame frequency [Hz] = external clock [Hz] / 512 DISCTL 71HZ 設定時: Frame frequency [Hz] = external clock [Hz] / 576 DISCTL 64HZ 設定時: Frame frequency [Hz] = external clock [Hz] / 648 DISCTL 53HZ 設定時: Frame frequency [Hz] = external clock [Hz] / 768

## 【参考データ】



Figure 4. 温度特性(Typ)

## 電気的特性(続き)

MPU interface 特性 (特に指定のない限り VDD=2.5V~5.5V、VLCD=0V、VSS=0V、Ta=-40°C~+85°C)

|                          |         |     | •  |     |    |    |
|--------------------------|---------|-----|----|-----|----|----|
| 項目                       | 記号      | 規格値 |    |     | 単位 | 条件 |
| <b>月日</b>                | 記与      | 最小  | 標準 | 最大  | 中位 | 未什 |
| 入力立ち上がり時間                | tr      | -   | -  | 0.3 | μs |    |
| 入力立ち下がり時間                | tf      | -   | -  | 0.3 | μs |    |
| SCL 周期                   | tSCYC   | 2.5 | -  | -   | μs |    |
| "H" SCL pulse 幅          | tSHW    | 0.6 | -  | -   | μs |    |
| "L" SCL pulse 幅          | tSLW    | 1.3 | -  | -   | μs |    |
| SDA setup 時間             | tSDS    | 100 | -  | -   | ns |    |
| SDA hold 時間              | tSDH    | 100 | -  | -   | ns |    |
| バス・フリー時間                 | tBUF    | 1.3 | -  | -   | μs |    |
| START condition hold 時間  | tHD;STA | 0.6 | -  | -   | μs |    |
| START condition setup 時間 | tSU;STA | 0.6 | -  | -   | μs |    |
| STOP condition setup 時間  | tSU;STO | 0.6 | -  | -   | μs |    |



## 入出力等価回路図



Figure 6. 入出力等価回路図

## 推奨回路例





Figure 7. 推奨回路例

#### 機能説明

#### Command /Data 転送方法

BU9797AFUV は、2線シリアルインタフェース(SDA, SCL)にて Data の転送を行います。



Figure 8.2 線シリアルインタフェース Command/Data 転送フォーマット

2線シリアルインタフェースにてコマンド、またはデータを入力する場合、START条件、STOP条件という 固有の状態を発生させる必要があります。



Figure 9. インタフェースプロトコル

Slave address = "01111100" : Write Mode Slave address = "01111101" : Read Mode

BU9797AFUV にコマンド、または表示データを入力するには、以下の手順が必要です。

- 1) START 条件を生成する。
- 2) Slave address を発行する
- 3) Command, Display data を転送する。
- 4) STOP 条件を生成する。

#### Acknowledge (ACK)

データの転送は8bit単位で構成され、8bitデータ転送後、Acknowledgeを返します。

8bit データ (Slave Address, Command, Display Data) 転送後、8 発目 SCL 立下り時で SDA ラインを開放し、'L'を出力します。その後 9 発目 SCL 立下り時に出力を停止します。

(ただし出力は NMOS オープンドレイン形式のため、H出力はされません。)

Acknowledge を必要としない場合には、8 発目 SCL 立下り後から、9 発目 SCL 立下りまで"L"入力をしてください。



Figure 10. Acknowledge タイミング

#### コマンド転送方法

Start 条件を入力した後、Slave address ("01111100")を発行してください。

Mビットを "0" にすると Write Mode になります。

Slave address ("01111100") 入力後、1byte 目は必ずコマンド入力になります。

コマンドの最上位 bit は command or data 判定 bit です。

Command or data 判定 bit を'1'にすると、続けてコマンドを入力することが可能です。

Command or data 判定 bit を'0'にすると、次からの byte data は表示データになります。



表示データの入力状態になると、コマンドは入力できなくなります。

再度コマンドを入力する場合は、START 条件を生成してください。

コマンド転送途中に START 条件、又は STOP 条件が入力されると転送途中のコマンドはキャンセルされます。

転送途中に START 条件を入力した場合、続けて Slave address を入力すると、コマンド入力状態になります。

START 条件生成後、最初のデータ転送で Slave Address を入力してください。最初のデータ転送で Slave Address を認識できない場合、Acknowledge は返さず、以後のデータ転送は受け付けません。

データ受け付け拒否状態になった場合、再度 START 条件を入力すると復帰します。

コマンド、データの転送時には、入力立ち上がり時間、Setup、Hold 時間等、MPU Interface 特性を守るように注意してください。 (MPU Interface 特性を参照ください。)

#### 表示データの書き込みと転送方法

BU9797AFUV は、36x4=144bit の Display Data RAM (DDRAM)を内蔵しています。 表示 data と書き込みとの対応及び、DDRAM data と Address と表示の対応は以下の通りです。



8 ビットのデータを DDRAM に書き込みます。 書き込まれる address は Address Set コマンドで指定された address で、4 ビットごとに自動的にインクリメントされます。

続けて Data を送信することで連続して DDRAM にデータを書き込むことができます。

DDRAM アドレス 23h (SEG35)書き込み後は、自動的に DDRAM アドレス 00h (SEG0)に戻ります。



DDRAM への書き込みは ACK データを待つ必要がなく、4bit データ転送ごとに実施されます。

#### 表示データの読み出しと転送方法

Start 条件を入力した後、Slave address ("01111101")を発行してください。

M ビットを "1" にすると Read Mode になります。

Read Mode に入ることで表示データやコマンドレジスタ値をリードバックすることができます。

表示データリードのシーケンスは下記のようになります。



Read Mode 時、表示データやレジスタデータは SDA 端子を通じて DDRAM より読み出しが可能です。 出力データは SCL 信号と同期して出力されます。DDRAM にアクセスするために、初めに Write Mode ADSET コマンドでアドレスを設定する必要があります。

表示データ読み出しの前にアドレスが設定されない場合、現状のアドレスから読み出しが開始されますので、 注意が必要です。

アドレスは、8bit 出力データ毎に自動で+2 インクリメントされます。

8bit 出力データ毎に、必ず Master 側より ACK 出力をしてください。BU9797AFUV は、ACK を受け取ることでアドレスインクリメントと出力データの継続をします。ACK 受け取れなかった場合は BU9797AFUV は上記の読み出し動作を継続しないので"STOP 条件"を入力してください。

"STOP 条件"を受け取ると、BU9797AFUV は Read Mode を終了します。

アドレスは 23h 後は自動で 00h に戻ります。(24h や 25h にはインクリメントされません)

表示データの読み出しシーケンス例を次に示します。



Figure 11. 読み出しシーケンス

#### コマンドレジスタ値の読み出しと転送方法

Read Mode では、コマンドレジスタ値も読み出すことができます。

コマンドレジスタ値の読み出し方法は、表示データの読み出し方法と似ており、以下のようになります。



アドレス設定に関しては、ADSET コマンドを参照してください。 アドレスを 24h、25h に設定することで、次のレジスタ設定を読み出すことが可能です。 アドレスは読み出し後も自動インクリメントされません。

| レジスタ | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 | アドレス |
|------|----|----|----|----|----|----|----|----|------|
| REG1 | 0  | 0  | 0  | P4 | P3 | P2 | P1 | P0 | 24h  |
| REG2 | P7 | P6 | P5 | P4 | P3 | P2 | P1 | P0 | 25h  |

REG1: P4 = 内部/外部クロック設定

P3 = ソフトウェアリセット設定

P2 to P0 = ブリンク設定

REG2: P7 to P6 = フレーム周波数(FR) 設定

P5 to P4 = Power save mode (SR) 設定

P3 = フレーム/ライン反転設定

P2 = DISP ON/OFF 設定

P1 = APON 設定

P0 = APOFF 設定

ADSET と ICSET のアドレスマップは下記のようになります。

| Write Mode          |    | ADSET |    |               | ICSET      |    |    |    |    |                      |    |    |
|---------------------|----|-------|----|---------------|------------|----|----|----|----|----------------------|----|----|
| RAM Address         | D7 | D6    | D5 | D[4:0]        | P7         | P6 | P5 | P4 | P3 | P2 <sup>(Note)</sup> | P1 | P0 |
| 0000 0000~0001 1111 | 0  | 0     | 0  | 0 0000~1 1111 | 1          | 1  | 1  | 0  | 1  | 0                    | 0  | 0  |
| 0010 0000~0010 0011 | 0  | 0     | 0  | 0 0000~0 1011 | 1          | 1  | 1  | 0  | 1  | 1                    | 0  | 0  |
|                     |    |       |    |               |            |    |    |    |    |                      |    |    |
| Read Mode           |    |       | ,  | ADSET         | ICSET      |    |    |    |    |                      |    |    |
| RAM Address         | D7 | D6    | D5 | D[4:0]        | <i>P</i> 7 | P6 | P5 | P4 | P3 | P2 <sup>(Note)</sup> | P1 | P0 |
| 0000 0000~0001 1111 | 1  | 0     | 0  | 0 0000~1 1111 | 1          | 1  | 1  | 0  | 1  | 0                    | 0  | 0  |
| 0010 0000~0010 0101 | 1  | 0     | 0  | 0 0000~0 0101 | 1          | 1  | 1  | 0  | 1  | 1                    | 0  | 0  |

(Note) ICSET[P2]の設定に注意してください。

#### Oscillator

内部動作及び液晶表示動作に必要なクロックは、内部発振回路または外部クロックにて生成されます。 内部発振回路を使用される場合、OSCIN は VSS レベルにショートしてください。 外部クロックを使用される場合には、ICSET コマンド設定後 OSCIN 端子にクロック入力をしてください。



Figure 12. 内部発振回路使用時

Figure 13. 外部クロック使用時

#### **LCD Driver Bias Circuit**

液晶駆動電圧を生成します。また、バッファアンプを内蔵しており、低消費電力にて駆動可能です。 ライン、フレーム反転の設定は、DISCTLコマンドにて可能です。 それぞれの液晶駆動波形は、液晶駆動波形の項目を参照してください。

#### **Blink Timing Generator**

BU9797AFUV は、Blink 機能を搭載しています。Blink mode の設定は BLKCTL コマンドにて可能です。 内部発振回路使用時には fCLK の特性により、Blink 周期はバラツキます。 fclk の特性については、発振周波数特性を参照してください。

#### Reset 初期状態

Software Reset 実行後のリセット初期状態は以下のとおりです。

- ・表示は OFF されます。
- ・DDRAM アドレスは初期化されます (DDRAM Data は初期化されません)。 レジスタの初期値についてはコマンド詳細説明を参照してください。

## Command / 機能一覧

機能説明一覧表

| No. | コマンド                      | 機能                                                                     |
|-----|---------------------------|------------------------------------------------------------------------|
| 1   | Set IC Operation (ICSET)  | Software Reset、<br>内部/外部クロック設定<br>(P2は DDRAM address の MSB data になります) |
| 2   | Display Control (DISCTL)  | フレーム周波数、Power save mode 設定                                             |
| 3   | Address Set (ADSET)       | DRAM アドレス設定 (00h to 23h)                                               |
| 4   | Mode Set (MODESET)        | Display on/off 設定                                                      |
| 5   | Blink Control (BLKCTL)    | Blink off/0.2/0.3/0.5/1/2Hz blink 設定                                   |
| 6   | All Pixel Control (APCTL) | 全点灯、全消灯の設定                                                             |

#### コマンド詳細説明

D7 (MSB) は command もしくは data の判定用 bit です。 詳細は、Command / Data 転送方法を参照してください。

C: 0: 次の Byte は RAM 書き込みデータです。1: 次の Byte はコマンドです。

#### Set IC Operation (ICSET)

| MSB |    |    |    |    |    |    | LSB |
|-----|----|----|----|----|----|----|-----|
| D7  | D6 | D5 | D4 | D3 | D2 | D1 | D0  |
| С   | 1  | 1  | 0  | 1  | P2 | P1 | P0  |

P2: DDRAM の MSB データです。ADSET コマンドを参照ください。

Software reset を行います。

| 設定                 | P1 |
|--------------------|----|
| Software Reset 非実行 | 0  |
| Software Reset 実行  | 1  |

Software Reset が実行されると、BU9797AFUV は Reset 初期状態になります。

(Reset 初期状態を参照してください。)

Software reset (P1)と同時に P2、P0 を設定しないでください。

内蔵発振回路, 外部 clock の切り替えを行います。

| 設定          | P0 | Reset 初期状態 |
|-------------|----|------------|
| 内蔵発振回路      | 0  | 0          |
| 外部 clock 入力 | 1  |            |

内蔵発振回路設定時: OSCIN は VSS level に short させてください。 外部 clock 入力設定時: OSCIN より外部 clock を入力してください。

<外部クロック時、フレーム周波数は下記計算式となります>

DISCTL 80Hz 設定時: Frame frequency [Hz] = external clock [Hz] / 512
DISCTL 71Hz 設定時: Frame frequency [Hz] = external clock [Hz] / 576
DISCTL 64Hz 設定時: Frame frequency [Hz] = external clock [Hz] / 648
DISCTL 53Hz 設定時: Frame frequency [Hz] = external clock [Hz] / 768



Figure 14. OSC MODE 切り替えタイミング

#### **Display Control (DISCTL)**

| MSB |    |    |    |    |    |    | LSB |
|-----|----|----|----|----|----|----|-----|
| D7  | D6 | D5 | D4 | D3 | D2 | D1 | D0  |
| С   | 0  | 1  | P4 | P3 | P2 | P1 | P0  |

#### Power save mode FR の設定を行います。.

| 設定                       | P4 | P3 | Reset 初期状態 |
|--------------------------|----|----|------------|
| Normal mode (80Hz)       | 0  | 0  | 0          |
| Power save mode 1 (71Hz) | 0  | 1  |            |
| Power save mode 2 (64Hz) | 1  | 0  |            |
| Power save mode 3 (53Hz) | 1  | 1  |            |

動作電流は、以下の順で減少します。

Normal mode > Power save mode1 > Power save mode 2 > Power save mode 3.

#### 液晶駆動波形の設定を行います。

| 設定     | P2 | Reset 初期状態 |
|--------|----|------------|
| ライン反転  | 0  | 0          |
| フレーム反転 | 1  |            |

動作電流は、以下の順で減少します。

ライン反転 > フレーム反転

一般的に、液晶の容量が大きい場合には、ライン反転の方がクロストークの影響が大きくなります。 駆動波形については、液晶駆動波形を参照ください。

#### Power save mode SR の設定を行います。

| 設定                | P1 | P0 | Reset 初期状態 |
|-------------------|----|----|------------|
| Power save mode 1 | 0  | 0  |            |
| Power save mode 2 | 0  | 1  |            |
| Normal mode       | 1  | 0  | 0          |
| High power mode   | 1  | 1  |            |

動作電流は、以下の順で増加します。

Power save mode 1 < Power save mode 2 < Normal mode < High power mode High power mode 時には、VDD- VLCD ≥ 3.0V となるように設定してください。

#### (参考消費電流データ)

| 設定                | 消費電流  |
|-------------------|-------|
| Power save mode 1 | ×0.5  |
| Power save mode 2 | ×0.67 |
| Normal mode       | ×1.0  |
| High power mode   | ×1.8  |

上記消費電流データは参考値です。パネル負荷に応じて変わります。

## Address Set (ADSET)

| MSB |    |    |    |    |    |    | LSB |
|-----|----|----|----|----|----|----|-----|
| D7  | D6 | D5 | D4 | D3 | D2 | D1 | D0  |
| С   | 0  | 0  | P4 | P3 | P2 | P1 | P0  |

アドレスセットは 000000 から 100011(bin)まで可能です。

|                   | MSB     |         |         |         |         | LSB     |
|-------------------|---------|---------|---------|---------|---------|---------|
| Internal register | Address | Address | Address | Address | Address | Address |
|                   | [5]     | [4]     | [3]     | [2]     | [1]     | [0]     |
| Command           | ICSET   | ADSET   | ADSET   | ADSET   | ADSET   | ADSET   |
|                   | P2      | P4      | P3      | P2      | P1      | P0      |

アドレス[5:0]の MSB は ICSET コマンド P2 にて設定、[4:0]は ADSET コマンド P4–P0 で設定されます。 範囲外のアドレスを設定した場合は、000000 アドレスに設定されます。

#### **Mode Set (MODESET)**

| MSB |    |    |    |    |    |    | LSB |
|-----|----|----|----|----|----|----|-----|
| D7  | D6 | D5 | D4 | D3 | D2 | D1 | D0  |
| С   | 1  | 0  | *  | P3 | 0  | *  | *   |

(\* : Don't care)

#### 表示 ON, OFF の設定を行います。

| 設定                    | P3 | Reset 初期状態 |
|-----------------------|----|------------|
| Display OFF (DISPOFF) | 0  | 0          |
| Display ON (DISPON)   | 1  |            |

Display OFF: DRAM の内容に関係なく、1 フレームの OFF レベル書き込み後、SEGMENT, COMMON 出力はす

べて停止します。Display on (DSPON)で Display off mode は終了します。

Display ON: SEGMENT, COMMON 出力はActive となり、DDRAMから Displayへの読み出し動作を開始します。

#### **Blink Control (BLKCTL)**

| MSB |    |    |    |    |    |    | LSB |
|-----|----|----|----|----|----|----|-----|
| D7  | D6 | D5 | D4 | D3 | D2 | D1 | D0  |
| С   | 1  | 1  | 1  | 0  | P2 | P1 | P0  |

( \* : Don't care)

#### Blink の設定を行います。

| Blink mode (Hz) | P2 | P1 | P0 | Reset 初期状態 |
|-----------------|----|----|----|------------|
| OFF             | 0  | 0  | 0  | 0          |
| 0.5             | 0  | 0  | 1  |            |
| 1               | 0  | 1  | 0  |            |
| 2               | 0  | 1  | 1  |            |
| 0.3             | 1  | 0  | 1  |            |
| 0.2             | 1  | 1  | 0  |            |

内部発振回路使用時には fCLK の特性により、Blink 周期は変動します。 fckの特性については、発振周波数特性を参照してください。

#### **All Pixel Control (APCTL)**

| MSB |    |    |    |    |    |    | LSB |
|-----|----|----|----|----|----|----|-----|
| D7  | D6 | D5 | D4 | D3 | D2 | D1 | D0  |
| С   | 1  | 1  | 1  | 1  | 1  | P1 | P0  |

## 全ドットの一斉点灯、一斉消灯の設定を行います。

| 設定                  | P1 | Reset 初期状態 |
|---------------------|----|------------|
| Normal              | 0  | 0          |
| All pixel ON (APON) | 1  |            |

| 設定                    | P0 | Reset 初期状態 |  |  |  |
|-----------------------|----|------------|--|--|--|
| Normal                | 0  | 0          |  |  |  |
| All pixel OFF (APOFF) | 1  |            |  |  |  |

All pixels ON: DDRAM の内容に関係なく全ドットを一斉に点灯します。 All pixels OFF: DDRAM の内容に関係なく全ドットを一斉に消灯します。

All pixels ON/OFF は Display ON 時のみ有効になります。このとき、DDRAM の内容は変化しません。P1, P0 をともに'1'設定にした場合は APOFF が優先的に選択されます。

## **LCD Driving Waveform**



Figure 15. ライン反転時液晶駆動波形図(1/3bias)

Figure 16. フレーム反転時液晶駆動波形図(1/3bias)

## 表示データ例

Figure 17, Figure 18 に示す SEG・COM 配線パターンを持つパネルに Figure 19 のようなパターンを表示させる場合、次項の DDRAM データマップになります。



Figure 17. COM ラインパターン例



Figure 18. SEG ラインパターン例



Figure 19. 表示パターン例

< Figure 19 の表示パターンの DDRAM データマップ>

|      |    | S      | S      | S      | S      | S      | S      | S      | S      | S      | S      | S      | S      | S      | S      | S      | S      | S      | S      | S      | S      |
|------|----|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|
|      |    | E<br>G |
|      |    | 0      | 1      | 2      | 3      | 4      | 5      | 6      | 7      | 8      | 9      | 10     | 11     | 12     | 13     | 14     | 15     | 16     | 17     | 18     | 19     |
| COM0 | D0 | 0      | 1      | 1      | 0      | 1      | 1      | 1      | 1      | 0      | 1      | 1      | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |
| COM1 | D1 | 0      | 0      | 1      | 1      | 1      | 0      | 0      | 1      | 1      | 1      | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |
| COM2 | D2 | 0      | 0      | 0      | 1      | 0      | 1      | 0      | 0      | 1      | 0      | 1      | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |
| СОМЗ | D3 | 0      | 0      | 1      | 1      | 0      | 0      | 0      | 1      | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |

00h 01h 02h 03h 04h 05h 06h 07h 08h 09h 0Ah 0Bh 0Ch 0Dh 0Eh 0Fh 10h 11h 12h 13h

www.rohm.co.jp © 2016 ROHM Co., Ltd. All rights reserved. TSZ22111 • 15 • 001

Address

## **Initialize Sequence**

電源投入後以下のシーケンスを実行し、BU9797AFUV を Reset 初期状態にしてください。

電源投入

STOP 条件

↓
START 条件

↓
Slave address 発行

↓
ICSET コマンドより Software reset 実行

電源投入後、initialize sequence を実行するまでの各レジスタ値、DDRAM アドレス、DDRAM Data はランダムです。

## **Start Sequence**

#### Start Sequence 例 1

| itari Se | quence 1911 1 |    |          |    |    |    |    |    |    |                              |
|----------|---------------|----|----------|----|----|----|----|----|----|------------------------------|
| No.      | Input         | D7 | D6       | D5 | D4 | D3 | D2 | D1 | D0 | 説明                           |
| 1        | Power on      |    |          |    |    |    |    |    |    | VDD=0→5V                     |
|          | 1 OWEI OII    |    |          |    |    |    |    |    |    | (Tr: Min 1ms ~ Max 500ms)    |
|          | <u> </u>      |    |          |    |    |    |    |    |    |                              |
| 2        | wait min100µs |    |          |    |    |    |    |    |    | BU9797AFUV 初期化               |
|          | <b>↓</b>      |    |          |    |    |    |    |    |    |                              |
| 3        | Stop          |    |          |    |    |    |    |    |    | Stop 条件                      |
|          | <b>↓</b>      |    |          |    |    |    |    |    |    |                              |
| 4        | Start         |    |          |    |    |    |    |    |    | Start 条件                     |
|          | <b>↓</b>      |    |          |    |    |    |    |    |    |                              |
| 5        | Slave address | 0  | 1        | 1  | 1  | 1  | 1  | 0  | 0  | Slave address 発行             |
|          | <b>↓</b>      |    |          |    |    |    |    |    |    |                              |
| 6        | ICSET         | 1  | 1        | 1  | 0  | 1  | 0  | 1  | 0  | Software Reset 実行            |
|          | <b>↓</b>      |    |          |    |    |    |    |    |    |                              |
| 7        | BLKCTL        | 1  | 1        | 1  | 1  | 0  | *  | 0  | 0  | Blink OFF                    |
|          | <b>↓</b>      |    |          |    |    |    |    |    |    |                              |
| 8        | DISCTL        | 1  | 0        | 1  | 0  | 0  | 1  | 0  | 0  | 80Hz、フレーム反転、Power save mode1 |
|          | <u> </u>      |    |          |    |    |    |    |    |    |                              |
| 9        | ICSET         | 1  | 1        | 1  | 0  | 1  | *  | 0  | 1  | 外部クロック入力                     |
|          | Ţ             |    |          |    |    |    |    |    |    |                              |
| 10       | ADSET         | 0  | 0        | 0  | 0  | 0  | 0  | 0  | 0  | DDRAM アドレス設定                 |
|          | 1             |    |          |    |    |    |    |    |    |                              |
| 11       | Display Data  | *  | *        | *  | *  | *  | *  | *  | *  | address 00h to 01h           |
|          | Display Data  | *  | *        | *  | *  | *  | *  | *  | *  | address 02h to 03h           |
|          | :             |    |          |    |    |    |    |    |    | :                            |
|          | Display Data  | *  | *        | *  | *  | *  | *  | *  | *  | address 22h to 23h           |
|          |               |    |          |    |    |    |    |    |    |                              |
| 12       | Stop          |    |          |    |    |    |    |    |    | Stop 条件                      |
|          |               |    |          |    |    |    |    |    |    | p p                          |
| 13       | → Start       |    |          |    |    |    |    |    |    | Start 条件                     |
| '        | l             |    |          |    |    |    |    |    |    |                              |
| 14       | Slave address | 0  | 1        | 1  | 1  | 1  | 1  | 0  | 0  | Slave address 発行             |
| '        |               |    | <u> </u> | '  | '  | '  |    |    |    | C.G. C GGG1000 7511          |
| 15       | ↓<br>MODESET  | 1  | 1        | 0  | *  | 1  | 0  | *  | *  | Display ON                   |
| 13       | IVIODESET     | 1  | -        | J  |    | 1  | J  |    |    | Display ON                   |
| 16       | ↓<br>Stop     |    | -        |    |    |    |    | -  |    | Stop 条件                      |
| 10       | Stop          |    |          |    |    |    |    |    |    | Siup 本IT                     |

(\*: don't care)

#### Start Sequence 例 2



"Initialize Sequence"で BU9797AFUV の初期化を行い、" DISPON Sequence"で表示を開始します。 表示データの更新は"RAM write Sequence を実行してください。表示の停止は" DISPOFF sequence"を実行してください。 表示を再開したい場合は、" DISPON Sequence"を実行してください。

#### **Initialize Sequence**

| Innut         |    |    |    | DA | TΑ |    |    |    | Description            |
|---------------|----|----|----|----|----|----|----|----|------------------------|
| Input         | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 | Description            |
| Power on      |    |    |    |    |    |    |    |    |                        |
| wait 100us    |    |    |    |    |    |    |    |    |                        |
| STOP          |    |    |    |    |    |    |    |    |                        |
| START         |    |    |    |    |    |    |    |    |                        |
| Slave address | 0  | 1  | 1  | 1  | 1  | 1  | 0  | 0  |                        |
| ICSET         | 1  | 1  | 1  | 0  | 1  | 0  | 1  | 0  | Execute Software Reset |
| MODESET       | 1  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | Display OFF            |
| ADSET         | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | RAM address set        |
| Display data  | *  | *  | *  | *  | *  | *  | *  | *  | Display data           |
|               |    |    |    |    |    |    |    |    |                        |
| STOP          |    |    |    |    |    |    |    |    |                        |

#### **DISPON Sequence**

| Innut         |    |    |    | DA | TΑ |    |    |    | Description               |
|---------------|----|----|----|----|----|----|----|----|---------------------------|
| Input         | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 | Description               |
| START         |    |    |    |    |    |    |    |    |                           |
| Slave address | 0  | 1  | 1  | 1  | 1  | 1  | 0  | 0  |                           |
| ICSET         | 1  | 1  | 1  | 0  | 1  | 0  | 0  | 0  | Execute internal OSC mode |
| DISCTL        | 1  | 0  | 1  | 1  | 1  | 1  | 1  | 1  | Set Display Control       |
| BLKCTL        | 1  | 1  | 1  | 1  | 0  | 0  | 0  | 0  | Set BLKCTL                |
| APCTL         | 1  | 1  | 1  | 1  | 1  | 1  | 0  | 0  | Set APCTL                 |
| MODESET       | 1  | 1  | 0  | 0  | 1  | 0  | 0  | 0  | Display ON                |
| STOP          |    |    |    |    |    |    |    |    |                           |

## **RAM Write Sequence**

| Input         |    |    |    | DA | TΑ |    |    |    | Description               |  |
|---------------|----|----|----|----|----|----|----|----|---------------------------|--|
| Input         | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 |                           |  |
| START         |    |    |    |    |    |    |    |    |                           |  |
| Slave address | 0  | 1  | 1  | 1  | 1  | 1  | 0  | 0  |                           |  |
| ICSET         | 1  | 1  | 1  | 0  | 1  | 0  | 0  | 0  | Execute internal OSC mode |  |
| DISCTL        | 1  | 0  | 1  | 1  | 1  | 1  | 1  | 1  | Set Display Control       |  |
| BLKCTL        | 1  | 1  | 1  | 1  | 0  | 0  | 0  | 0  | Set BLKCTL                |  |
| APCTL         | 1  | 1  | 1  | 1  | 1  | 1  | 0  | 0  | Set APCTL                 |  |
| MODESET       | 1  | 1  | 0  | 0  | 1  | 0  | 0  | 0  | Display ON                |  |
| ADSET         | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | RAM address set           |  |
| Display Data  | *  | *  | *  | *  | *  | *  | *  | *  | Display data              |  |
| STOP          |    |    |    |    |    |    |    |    |                           |  |

## **DISPOFF Sequence**

| lanut         |    |    |    | DA | TΑ |    |    |    | Description               |  |  |
|---------------|----|----|----|----|----|----|----|----|---------------------------|--|--|
| Input         | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 | Description               |  |  |
| START         |    |    |    |    |    |    |    |    |                           |  |  |
| Slave address | 0  | 1  | 1  | 1  | 1  | 1  | 0  | 0  |                           |  |  |
| ICSET         | 1  | 1  | 1  | 0  | 1  | 0  | 0  | 0  | Execute internal OSC mode |  |  |
| MODESET       | 1  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | Display OFF               |  |  |
| STOP          |    |    |    |    |    |    |    |    |                           |  |  |

外部からのノイズ等の影響を受け、思わぬ誤動作が発生する可能性があるため、Initialize、表示 ON/OFF、RAM データのリフレッシュ時には必ず上記シーケンスに従ってコマンドを送信していただくことをお勧めいたします。

#### 電源立ち上げ、立ち下げの注意

BU9797AFUV は POR 回路(Power-On Reset)と Software Reset の機能を持っています。 その動作を確実なものにするため、電源立ち上がり時には以下の条件を守ってください。

POR 回路を動作させるため、下記 tR、tF、tOFF、Vbot の推奨条件を満たすよう、VDD 電源を立ち上げてください。



tR, tF, tOFF, Vbot の推奨条件(Ta=25℃)

| tR <sup>(Note)</sup> | tF <sup>(Note)</sup> | tOFF <sup>(Note)</sup> | Vbot <sup>(Note)</sup> |
|----------------------|----------------------|------------------------|------------------------|
| Max 5ms              | Max 5ms              | Min 20ms               | Less than 0.3V         |

(Note) これらの項目は設計保証となります。

Figure 20. 電源 ON/OFF 波形

もし上記の推奨条件を満たすことができない場合には、下記のシーケンスを電源投入後すぐに実行してください。 ただし、電源 OFF 時にはコマンド受付できないため、Software reset は POR と全く同じ動作ではありません。

1. STOP 条件を生成する。



Figure 21. Stop 条件タイミング

2. START 条件を生成する。



Figure 22. Start 条件タイミング

- 3. Slave address を発行する。
- 4. ICSET コマンドから Software Reset を実行する。

#### 外部クロックモード時の Display OFF 動作について

BU9797AFUV では、MODESET(Display OFF)コマンド受信後、フレーム同期で DISPOFF シーケンスになり、1 フレームの OFF レベル書き込み後、SEGMENT, COMMON 出力はすべて停止します。

そのため、外部クロックモードで使用する場合は、MODESET(Display OFF)送信完了後、各フレーム周波数設定に従った外部クロックの入力が必要です。

各フレーム周波数設定時に必要な外部クロック数は、DISCTL コマンドの Power save mode FR に従い下記のようになります。

DISCTL 80Hz 設定時(Frame frequency [Hz] = external clock [Hz] / 512)は 1024clk 以上、DISCTL 71Hz 設定時(Frame frequency [Hz] = external clock [Hz] / 576)は 1152clk 以上、DISCTL 64Hz 設定時(Frame frequency [Hz] = external clock [Hz] / 648)は 1296clk 以上、DISCTL 53Hz 設定時(Frame frequency [Hz] = external clock [Hz] / 768)は 1536clk 以上の外部クロックを入力してください。

下記のタイミングチャートを参照してください。



Figure 23. 外部クロック停止タイミング

#### 2線 serial interface に他のデバイスを接続する場合の注意

BU9797AFUV の VDD 電源を OFF した状態で、同一バス上の他のデバイスにアクセスしないでください。



Figure 24. デバイス接続例

SDA 出力用 NMOS トランジスタのドレイン~ゲート間には、スルーレート制御のためコンデンサが接続されています (Figure 25 参照)。電源(VDD)が印可されない時、ゲートはハイ・インピーダンス状態です。

この状態で SDA 端子が Low から High へ遷移すると、スルーレート制御用コンデンサを経由して電流が供給されゲート電圧(Vg)が持ち上がります。

この電圧(Vg)がスレシュホールド電圧(Vth)を超えると、出力トランジスタが ON 状態となり SDA 端子から電流(Ids)を引き込みます。

SDA 信号は外部抵抗(R)により電源電圧(Vdd)を維持しますが、上記電流(Ids)により電圧降下(R\*Ids)大きくなると SDA 信号レベルの論理値: 1を維持できなくなります。

同一バス上に複数のデバイスが接続されている場合においても、必ず BU9797AFUV に電源(VDD)を印可してください。



Figure 25. SDA 出力セル構造

#### Operational Notes 使用上の注意

#### 電源の逆接続について

電源コネクタの逆接続により LSI が破壊する恐れがあります。逆接続破壊保護用として外部に電源と LSI の電源端子間にダイオードを入れる等の対策を施してください。

#### 2. 電源ラインについて

基板パターンの設計においては、電源ラインの配線は、低インピーダンスになるようにしてください。その際、デジタル系電源とアナログ系電源は、それらが同電位であっても、デジタル系電源パターンとアナログ系電源パターンは分離し、配線パターンの共通インピーダンスによるアナログ電源へのデジタル・ノイズの回り込みを抑止してください。グラウンドラインについても、同様のパターン設計を考慮してください。

また、LSIのすべての電源端子について電源ーグラウンド端子間にコンデンサを挿入するとともに、電解コンデンサ使用の際は、低温で容量ぬけが起こることなど使用するコンデンサの諸特性に問題ないことを十分ご確認のうえ、定数を決定してください。

#### 3. グラウンド電位について

グラウンド端子の電位はいかなる動作状態においても、最低電位になるようにしてください。また実際に過渡現象を含め、グラウンド端子以外のすべての端子がグラウンド以下の電圧にならないようにしてください。

#### 4. グラウンド配線パターンについて

小信号グラウンドと大電流グラウンドがある場合、大電流グラウンドパターンと小信号グラウンドパターンは分離し、パターン配線の抵抗分と大電流による電圧変化が小信号グラウンドの電圧を変化させないように、セットの基準点で 1 点アースすることを推奨します。外付け部品のグラウンドの配線パターンも変動しないよう注意してください。グラウンドラインの配線は、低インピーダンスになるようにしてください。

#### 5. 熱設計について

万一、許容損失を超えるようなご使用をされますと、チップ温度上昇により、IC 本来の性質を悪化させることにつながります。本仕様書の絶対最大定格に記載しています許容損失は、70mm x 70mm x 1.6mm ガラスエポキシ基板実装時、放熱板なし時の値であり、これを超える場合は基板サイズを大きくする、放熱用銅箔面積を大きくする、放熱板を使用する等の対策をして、許容損失を超えないようにしてください。

## 6. 推奨動作条件について

この範囲であればほぼ期待通りの特性を得ることが出来る範囲です。電気特性については各項目の条件下において保証されるものです。

#### 7. ラッシュカレントについて

IC 内部論理回路は、電源投入時に論理不定状態で、瞬間的にラッシュカレントが流れる場合がありますので、電源カップリング容量や電源、グラウンドパターン配線の幅、引き回しに注意してください。

#### 8. 強電磁界中の動作について

強電磁界中でのご使用では、まれに誤動作する可能性がありますのでご注意ください。

#### 9. セット基板での検査について

セット基板での検査時に、インピーダンスの低いピンにコンデンサを接続する場合は、IC にストレスがかかる恐れがあるので、1 工程ごとに必ず放電を行ってください。静電気対策として、組立工程にはアースを施し、運搬や保存の際には十分ご注意ください。また、検査工程での治具への接続をする際には必ず電源を OFF にしてから接続し、電源を OFF にしてから取り外してください。

## 10. 端子間ショートと誤装着について

プリント基板に取り付ける際、IC の向きや位置ずれに十分注意してください。誤って取り付けた場合、IC が破壊する恐れがあります。また、出力と電源及びグラウンド間、出力間に異物が入るなどしてショートした場合についても破壊の恐れがあります。

#### 使用上の注意 ― 続き

#### 11. 未使用の入力端子の処理について

CMOS トランジスタの入力は非常にインピーダンスが高く、入力端子をオープンにすることで論理不定の状態になります。これにより内部の論理ゲートの p チャネル、n チャネルトランジスタが導通状態となり、不要な電源電流が流れます。また 論理不定により、想定外の動作をすることがあります。よって、未使用の端子は特に仕様書上でうたわれていない限り、適切な電源、もしくはグラウンドに接続するようにしてください。

#### 12. 各入力端子について

LSI の構造上、寄生素子は電位関係によって必然的に形成されます。寄生素子が動作することにより、回路動作の干渉を引き起こし、誤動作、ひいては破壊の原因となり得ます。したがって、入力端子にグラウンドより低い電圧を印加するなど、寄生素子が動作するような使い方をしないよう十分注意してください。また、LSI に電源電圧を印加していない時、入力端子に電圧を印加しないでください。さらに、電源電圧を印加している場合にも、各入力端子は電源電圧以下の電圧もしくは電気的特性の保証値内としてください。

#### 13. データ転送について

データの送受信に失敗することがありますので電源電圧の立ち上がり/立ち下がり中にデータ転送は行わないでください。

## 発注形名情報



## 標印図



## 外形寸法図と包装・フォーミング仕様



## 改定履歴

| Date      | Revision | Changes |
|-----------|----------|---------|
| 2016.9.27 | 001      | 新規作成    |

## ご注意

#### ローム製品取扱い上の注意事項

1. 本製品は一般的な電子機器(AV機器、OA機器、通信機器、家電製品、アミューズメント機器等)への使用を意図して設計・製造されております。したがいまして、極めて高度な信頼性が要求され、その故障や誤動作が人の生命、身体への危険もしくは損害、又はその他の重大な損害の発生に関わるような機器又は装置(医療機器(Note 1)、輸送機器、交通機器、航空宇宙機器、原子力制御装置、燃料制御、カーアクセサリを含む車載機器、各種安全装置等)(以下「特定用途」という)への本製品のご使用を検討される際は事前にローム営業窓口までご相談くださいますようお願い致します。ロームの文書による事前の承諾を得ることなく、特定用途に本製品を使用したことによりお客様又は第三者に生じた損害等に関し、ロームは一切その責任を負いません。

(Note 1) 特定用途となる医療機器分類

|   | 日本      | USA      | EU         | 中国   |  |  |
|---|---------|----------|------------|------|--|--|
| Ī | CLASSⅢ  | CLACCIII | CLASS II b | Ⅲ 米百 |  |  |
|   | CLASSIV | CLASSⅢ   | CLASSⅢ     | Ⅲ類   |  |  |

- 2. 半導体製品は一定の確率で誤動作や故障が生じる場合があります。万が一、かかる誤動作や故障が生じた場合であっても、本製品の不具合により、人の生命、身体、財産への危険又は損害が生じないように、お客様の責任において次の例に示すようなフェールセーフ設計など安全対策をお願い致します。
  - ①保護回路及び保護装置を設けてシステムとしての安全性を確保する。
  - ②冗長回路等を設けて単一故障では危険が生じないようにシステムとしての安全を確保する。
- 3. 本製品は、一般的な電子機器に標準的な用途で使用されることを意図して設計・製造されており、下記に例示するような特殊環境での使用を配慮した設計はなされておりません。したがいまして、下記のような特殊環境での本製品のご使用に関し、ロームは一切その責任を負いません。本製品を下記のような特殊環境でご使用される際は、お客様におかれまして十分に性能、信頼性等をご確認ください。
  - ①水・油・薬液・有機溶剤等の液体中でのご使用
  - ②直射日光・屋外暴露、塵埃中でのご使用
  - ③潮風、Cl<sub>2</sub>、H<sub>2</sub>S、NH<sub>3</sub>、SO<sub>2</sub>、NO<sub>2</sub>等の腐食性ガスの多い場所でのご使用
  - ④静電気や電磁波の強い環境でのご使用
  - ⑤発熱部品に近接した取付け及び当製品に近接してビニール配線等、可燃物を配置する場合。
  - ⑥本製品を樹脂等で封止、コーティングしてのご使用。
  - ⑦はんだ付けの後に洗浄を行わない場合(無洗浄タイプのフラックスを使用された場合も、残渣の洗浄は確実に 行うことをお薦め致します)、又ははんだ付け後のフラックス洗浄に水又は水溶性洗浄剤をご使用の場合。
  - ⑧本製品が結露するような場所でのご使用。
- 4. 本製品は耐放射線設計はなされておりません。
- 5. 本製品単体品の評価では予測できない症状・事態を確認するためにも、本製品のご使用にあたってはお客様製品に実装された状態での評価及び確認をお願い致します。
- 6. パルス等の過渡的な負荷 (短時間での大きな負荷) が加わる場合は、お客様製品に本製品を実装した状態で必ず その評価及び確認の実施をお願い致します。また、定常時での負荷条件において定格電力以上の負荷を印加されますと、 本製品の性能又は信頼性が損なわれるおそれがあるため必ず定格電力以下でご使用ください。
- 7. 電力損失は周囲温度に合わせてディレーティングしてください。また、密閉された環境下でご使用の場合は、必ず温度 測定を行い、最高接合部温度を超えていない範囲であることをご確認ください。
- 8. 使用温度は納入仕様書に記載の温度範囲内であることをご確認ください。
- 9. 本資料の記載内容を逸脱して本製品をご使用されたことによって生じた不具合、故障及び事故に関し、ロームは一切その責任を負いません。

#### 実装及び基板設計上の注意事項

- 1. ハロゲン系(塩素系、臭素系等)の活性度の高いフラックスを使用する場合、フラックスの残渣により本製品の性能又は信頼性への影響が考えられますので、事前にお客様にてご確認ください。
- 2. はんだ付けは、表面実装製品の場合リフロー方式、挿入実装製品の場合フロー方式を原則とさせて頂きます。なお、表面実装製品をフロー方式での使用をご検討の際は別途ロームまでお問い合わせください。その他、詳細な実装条件及び手はんだによる実装、基板設計上の注意事項につきましては別途、ロームの実装仕様書をご確認ください。

#### 応用回路、外付け回路等に関する注意事項

- 1. 本製品の外付け回路定数を変更してご使用になる際は静特性のみならず、過渡特性も含め外付け部品及び本製品のバラッキ等を考慮して十分なマージンをみて決定してください。
- 2. 本資料に記載された応用回路例やその定数などの情報は、本製品の標準的な動作や使い方を説明するためのもので、 実際に使用する機器での動作を保証するものではありません。したがいまして、お客様の機器の設計において、回路や その定数及びこれらに関連する情報を使用する場合には、外部諸条件を考慮し、お客様の判断と責任において行って ください。これらの使用に起因しお客様又は第三者に生じた損害に関し、ロームは一切その責任を負いません。

#### 静電気に対する注意事項

本製品は静電気に対して敏感な製品であり、静電放電等により破壊することがあります。取り扱い時や工程での実装時、保管時において静電気対策を実施のうえ、絶対最大定格以上の過電圧等が印加されないようにご使用ください。特に乾燥環境下では静電気が発生しやすくなるため、十分な静電対策を実施ください。(人体及び設備のアース、帯電物からの隔離、イオナイザの設置、摩擦防止、温湿度管理、はんだごてのこて先のアース等)

#### 保管・運搬上の注意事項

- 1. 本製品を下記の環境又は条件で保管されますと性能劣化やはんだ付け性等の性能に影響を与えるおそれがあります のでこのような環境及び条件での保管は避けてください。
  - ①潮風、CI<sub>2</sub>、H<sub>2</sub>S、NH<sub>3</sub>、SO<sub>2</sub>、NO<sub>2</sub>等の腐食性ガスの多い場所での保管
  - ②推奨温度、湿度以外での保管
  - ③直射日光や結露する場所での保管
  - ④強い静電気が発生している場所での保管
- 2. ロームの推奨保管条件下におきましても、推奨保管期限を経過した製品は、はんだ付け性に影響を与える可能性があります。推奨保管期限を経過した製品は、はんだ付け性を確認したうえでご使用頂くことを推奨します。
- 3. 本製品の運搬、保管の際は梱包箱を正しい向き(梱包箱に表示されている天面方向)で取り扱いください。天面方向が 遵守されずに梱包箱を落下させた場合、製品端子に過度なストレスが印加され、端子曲がり等の不具合が発生する 危険があります。
- 4. 防湿梱包を開封した後は、規定時間内にご使用ください。規定時間を経過した場合はベーク処置を行ったうえでご使用ください。

#### 製品ラベルに関する注意事項

本製品に貼付されている製品ラベルに2次元バーコードが印字されていますが、2次元バーコードはロームの社内管理のみを目的としたものです。

#### 製品廃棄上の注意事項

本製品を廃棄する際は、専門の産業廃棄物処理業者にて、適切な処置をしてください。

#### 外国為替及び外国貿易法に関する注意事項

本製品は外国為替及び外国貿易法に定める規制貨物等に該当するおそれがありますので輸出する場合には、ロームにお問い合わせください。

#### 知的財産権に関する注意事項

- 1. 本資料に記載された本製品に関する応用回路例、情報及び諸データは、あくまでも一例を示すものであり、これらに関する第三者の知的財産権及びその他の権利について権利侵害がないことを保証するものではありません。
- 2. ロームは、本製品とその他の外部素子、外部回路あるいは外部装置等(ソフトウェア含む)との組み合わせに起因して生じた紛争に関して、何ら義務を負うものではありません。
- 3. ロームは、本製品又は本資料に記載された情報について、ロームもしくは第三者が所有又は管理している知的財産権 そ の他の権利の実施又は利用を、明示的にも黙示的にも、お客様に許諾するものではありません。 ただし、本製品を通 常の用法にて使用される限りにおいて、ロームが所有又は管理する知的財産権を利用されることを妨げません。

## その他の注意事項

- 1. 本資料の全部又は一部をロームの文書による事前の承諾を得ることなく転載又は複製することを固くお断り致します。
- 2. 本製品をロームの文書による事前の承諾を得ることなく、分解、改造、改変、複製等しないでください。
- 3. 本製品又は本資料に記載された技術情報を、大量破壊兵器の開発等の目的、軍事利用、あるいはその他軍事用途目的で使用しないでください。
- 4. 本資料に記載されている社名及び製品名等の固有名詞は、ローム、ローム関係会社もしくは第三者の商標又は登録商標です。

Notice-PGA-J Rev.003

#### 一般的な注意事項

- 1. 本製品をご使用になる前に、本資料をよく読み、その内容を十分に理解されるようお願い致します。本資料に記載される注意事項に反して本製品をご使用されたことによって生じた不具合、故障及び事故に関し、ロームは一切その責任を負いませんのでご注意願います。
- 2. 本資料に記載の内容は、本資料発行時点のものであり、予告なく変更することがあります。本製品のご購入及びご使用に際しては、事前にローム営業窓口で最新の情報をご確認ください。
- 3. ロームは本資料に記載されている情報は誤りがないことを保証するものではありません。万が一、本資料に記載された情報の誤りによりお客様又は第三者に損害が生じた場合においても、ロームは一切その責任を負いません。

Notice – WE Rev.001