

# ボルテージディテクタ(リセット IC)シリーズ

# 過電圧検出 IC

## BD71L3SHFV

# 概要

ロームの過電圧検出 IC は、CMOS プロセスを採用した高精度・超低消費電流の IC です。出力形式は Nch オープンドレイン出力です。検出電圧は 3.83 V, ヒステリシス幅は 30 mV。リチウムイオンバッテリーの充電監視等に最適です。

# 特長

- 高精度検出電圧
- 超低消費電流
- Nch オープンドレイン出力
- 動作温度範囲が広い
- 小型面実装パッケージ

# 基本アプリケーション回路



#### 重要特性

■ 検出電圧: 3.83 V (Typ)
■ 超低消費電流: 0.7 µA (Typ)
■ 動作温度範囲: -40 °C ~ +125 °C

パッケージ W(Typ) x D(Typ) x H(Max) HVSOF5: 1.60 mm x 1.60 mm x 0.60 mm



#### 用途

過電圧検出機能を使用するすべての電子機器

# 端子配置図

# **HVSOF5**

TOP VIEW



## 端子説明

|         | HVSOF5   |          |  |  |  |  |
|---------|----------|----------|--|--|--|--|
| PIN No. | PIN NAME | Function |  |  |  |  |
| 1       | VOUT     | 出力       |  |  |  |  |
| 2       | SUB      | サブストレート  |  |  |  |  |
| 3       | VDD      | 電源電圧     |  |  |  |  |
| 4       | VDD      | 電源電圧     |  |  |  |  |
| 5       | GND      | GND      |  |  |  |  |

SUB は VDD と接続してください。

# ブロック図



Figure 1. BD71L3SHFV ブロック図

# 絶対最大定格(Ta =25 °C)

| 項目                 | 記号                    | 定格                 | 単位 |
|--------------------|-----------------------|--------------------|----|
| 電源電圧               | V <sub>DD</sub> - GND | -0.3 ~ +7          | V  |
| 出力電圧 Nch オープンドレイン出 | カ V <sub>OUT</sub>    | GND-0.3 ~ +7       | V  |
| 出力電流               | Io                    | 70                 | mA |
| 最高接合部温度            | Tjmax                 | +150               | °C |
| 保存温度範囲             | Tstg                  | -55 ~ <b>+</b> 150 | Ŝ  |

注意1:印加電圧及び動作温度範囲などの絶対最大定格を超えた場合は、劣化または破壊に至る可能性があります。また、ショートモードもしくはオープンモードなど、破壊状態を想定できません。絶対最大定格を超えるような特殊モードが想定される場合、ヒューズなど物理的な安全対策を施して頂けるようご検討お願いします。

注意2:最高接合部温度を超えるようなご使用をされますと、チップ温度上昇により、IC 本来の性質を悪化させることにつながります。最高接合部温度を超える場合は基板サイズを大きくする、放熱用銅箔面積を大きくする、放熱板を使用するなどの対策をして、最高接合部温度を超えないようにしてください。

## 熱抵抗(Note 1)

| 15日                                 | 記号            | 熱抵抗                      | 単位                        |      |  |  |
|-------------------------------------|---------------|--------------------------|---------------------------|------|--|--|
| 項目                                  |               | 1層基板 <sup>(Note 3)</sup> | 4 層基板 <sup>(Note 4)</sup> | 年12  |  |  |
| HVSOF5                              |               |                          |                           |      |  |  |
| ジャンクション—周囲温度間熱抵抗                    | $\theta_{JA}$ | 358.2                    | 85.3                      | °C/W |  |  |
| ジャンクション—パッケージ上面中心間熱特性パラメータ (Note 2) | $\Psi_{JT}$   | 39                       | 21                        | °C/W |  |  |

(Note 1) JESD51-2A(Still-Air)に準拠。

(Note 2) ジャンクションからパッケージ(モールド部分)上面中心までの熱特性パラメータ。

(Note 3) JESD51-3 に準拠した基板を使用。

(Note 4) JESD51-7 に準拠した基板を使用。

| (Note 4) JESD51-7 に準拠した基板を | と使用。  |                        |         | _             |    |
|----------------------------|-------|------------------------|---------|---------------|----|
| 測定基板                       | 基板材   | 基板寸法                   |         |               |    |
| 1層                         | FR-4  | 114.3 mm x 76.2 mm x 1 | .57 mmt |               |    |
| 1層目(表面)銅箔                  | İ     |                        |         |               |    |
| 銅箔パターン                     | 銅箔厚   |                        |         |               |    |
| 実装ランドパターン<br>+電極引出し用配線     | 70 µm |                        |         |               |    |
| 測定基板                       | 基板材   | 基板寸法                   |         |               |    |
| 4 層                        | FR-4  | 114.3 mm x 76.2 mm x   | 1.6 mmt |               |    |
| 1層目(表面)銅箔                  |       | 2層目、3層目(内層)            | 銅箔      | 4層目(裏面)釒      | 同箔 |
| 銅箔パターン                     | 銅箔厚   | 銅箔パターン                 | 銅箔厚     | 銅箔パターン        | 釗  |
| 実装ランドパターン<br>+電極引出し用配線     | 70 µm | 74.2 mm口(正方形)          | 35 µm   | 74.2 mm口(正方形) | 7  |

# 推奨動作条件

| 項目   | 記号   | 最小  | 標準  | 最大   | 単位 |
|------|------|-----|-----|------|----|
| 動作温度 | Topr | -40 | +25 | +125 | °C |

銅箔厚 70 µm

# 電気的特性(特に指定のない限り Ta=-40°C~+125°C, VDD=1.2 V~6.0 V)

| 15 D                         | ÷1 P              | 条件                                                                 |                   | 規格値   |      | 1     | 単位 |
|------------------------------|-------------------|--------------------------------------------------------------------|-------------------|-------|------|-------|----|
| 項目                           | 記号                |                                                                    |                   | 最小    | 標準   | 最大    | 甲亚 |
| Aut Tr                       |                   | R <sub>L</sub> =470 kΩ Ta=25 °C                                    |                   | 3.792 | 3.83 | 3.868 | ., |
| 検出電圧<br>                     | $V_{DET}$         | $V_{DD}$ = $L$ $\rightarrow H$                                     | Ta=-40 to +125 °C | 3.715 | -    | 3.945 | V  |
| ヒステリシス電圧                     | $\Delta V_{DET}$  | $V_{DD}=L\rightarrow H\rightarrow L, R_{L}=470$                    | 0 kΩ              | -     | 30   | 40    | mV |
| ON 時回路電流                     | I <sub>DD1</sub>  | V <sub>DD</sub> =V <sub>DET</sub> +0.2 V                           |                   | -     | 0.60 | 2.40  | μΑ |
| OFF 時回路電流                    | I <sub>DD2</sub>  | V <sub>DD</sub> =V <sub>DET</sub> -0.2 V                           |                   | -     | 0.70 | 2.80  | μΑ |
| 動作限界電圧                       | V <sub>OPL</sub>  | V <sub>OL</sub> ≥0.8 V, RL=470 kΩ (Note 1)                         |                   | 1.20  | 1    | -     | V  |
| "L"出力電圧(Nch)                 | V <sub>OL</sub>   | $V_{DD}=V_{DET}+0.2 \text{ V}, I_{SINK}=4.0 \text{ mA}$            |                   | -     | -    | 0.3   | V  |
| 出カリーク電流                      | I <sub>LEAK</sub> | V <sub>DD</sub> =3.5 V, V <sub>DS</sub> =6 V                       |                   | -     | -    | 1.0   | μΑ |
| 广英保廷性即加入                     | 4                 | V <sub>OUT</sub> =V <sub>DD</sub> →50 %                            |                   |       |      | 400   |    |
| 伝達遅延時間(H→L) t <sub>PHL</sub> |                   | $R_L=100 \text{ k}\Omega$ , $C_L=100 \text{ pF}$ (Note 1) (Note 2) |                   | -     |      | 100   | μs |
| <b>仁</b> 法运死時間(1 → 4)        |                   | V <sub>OUT</sub> =GND→50 %                                         |                   |       | -    | 100   |    |
| 伝達遅延時間(L→H)                  | t <sub>PLH</sub>  | $R_L=100 \text{ k}\Omega, C_L=100 \text{ pF}^{(Note 1) (Note 2)}$  |                   | -     |      |       | μs |

(Note 1) RL: Vour-電源間のプルアップ抵抗, CL: Vour-GND 間に接続する容量
(Note 2) t<sub>PLH</sub>: V<sub>DD</sub>=(V<sub>DET</sub> -0.5 V) → (V<sub>DET</sub>+0.5 V)
t<sub>PHL</sub>: V<sub>DD</sub>=(V<sub>DET</sub>+0.5 V) → (V<sub>DET</sub> -0.5 V)

# 特性データ (参考データ)



Figure 2. Circuit Current vs Supply Voltage



Figure 3. Circuit Current vs Temperature



Figure 4. Output Voltage vs Supply Voltage



Figure 5. Detection Voltage vs Temperature

# 特性データ (参考データ) ー 続き



Figure 6. I/O Characteristics (VOUT Pull-up to 5 V,  $R_L$ =470 k $\Omega$ )



Figure 8. Minimum Operating Voltage vs Temperature (VOUT Pull-up to 5 V, RL=470 k $\Omega$ )



Figure 7. I/O Characteristics (VOUT Pull-up to  $V_{DD}$ ,  $R_L$ =470 k $\Omega$ )



Figure 9. Minimum Operating Voltage vs Temperature (VOUT Pull-up to  $V_{DD},\,R_L$ =470 k $\Omega$ )

# 特性データ (参考データ) ー 続き



Figure 10. Delay Time (L→H) vs Temperature



Figure 11. Delay Time (H→L) vs Temperature



Figure 12. "Low" Output Voltage vs "Low" Output Current  $(V_{DD}=4.0\ V)$ 

#### アプリケーション情報

#### 動作説明

検出電圧及び解除電圧をスレッショルド電圧とし、VDD Pin に印加された電圧が各々のスレッショルド電圧に達した時、 VOUT 端子電圧は"H"→"L"また"L"→"H"に切り換わります。BD71L3SHFV では出力形式がオープンドレイン方式であるため、 プルアップ抵抗を  $V_{DD}$  または他の電源との間に接続してください。

(この場合の出力(Vout) H電圧は VDD もしくは他の電源電圧になります。)

#### タイミング波形

入力電源電圧  $V_{DD}$  を SWEEP UP 及び SWEEP DOWN させた時の入力電圧  $V_{DD}$ 、出力電圧  $V_{OUT}$  の関係は以下のようになります。



Figure 13. BD71L3SHFV セットアップ図



Figure 14. タイミング図

### 動作状態の説明

- 1. 電源投入時、VDDが動作限界電圧(VOPL)を超えるまでの間出力電圧は不定となります。
- 2. 動作限界電圧(V<sub>OPL</sub>)を超えると遅延時間(t<sub>PLH</sub>)遅れて V<sub>OUT</sub>は"H"に変化します。ただし電源起動時の VOUT 出力については、立ち上がり時間に応じて変化致しますので、充分なご確認をお願いします。
- 3. V<sub>OUT</sub>は"H"を保ちます。
- 4. V<sub>DD</sub> が検出電圧(V<sub>DET</sub>)以上になると、遅延時間(t<sub>PHL</sub>)遅れて V<sub>OUT</sub>が"H"から"L"に切り換わります。
- 5. V<sub>OUT</sub>は"L"を保ちます。
- 6.  $V_{DD}$  が解除電圧( $V_{DET}$ - $\Delta V_{DET}$ )以下になると、遅延時間( $t_{PLH}$ )遅れて  $V_{OUT}$  が"L"から"H"に切り換わります。

本 IC はヒステリシス幅が 30 mV(Typ)と設定されていますので、電源電圧 $(V_{DD})$ が  $V_{DET}$ 付近で変動すると  $V_{OUT}$ が"H"→"L"  $\to$  "H"→"L"と繰り返し切り替わります。この対策としてコンデンサ $(C_{VDD})$ を使用してください。コンデンサの容量はセットの電源電圧変動量によって調整する必要がありますので十分な評価を行ってご決定ください。

# アプリケーション情報 - 続き

## ノイズ除去用バイパスコンデンサについて

IC の安定動作のため、VDD-GND 間にはコンデンサを付けることを推奨します。コンデンサはできるだけ端子に近い場所に接続してください。ただし極端に大きなコンデンサを使用しますと、過渡応答速度が遅くなる恐れも考えられますので、十分な確認をお願いします。

#### 外付け定数について

プルアップ抵抗値の推奨値は 50 k $\Omega$  ~ 1M $\Omega$  です。周辺回路構成や基板のレイアウトなどにより変化しますので、実動作を充分ご確認のうえ、ご使用ください。

また本 IC は、高インピーダンス設計になっているため、使用条件によっては、基板のよごれ等による予期せぬリーク経路に影響を受ける可能性があります。例えば、VOUT-GND 間で 10 M $\Omega$  程度のリークが想定される場合、プルアップ抵抗値を想定されるリーク経路のインピーダンスの 1/10 以下とすることを推奨致します。

#### 動作限界電圧未満の挙動について

V<sub>DD</sub>が低下し動作範囲電圧未満になると出力は不定となり、出力がプルアップされているとき、出力はプルアップ電圧になります。

#### 急速な電源立ち上げ時の注意点

急峻に電源が立ち上がった場合、Figure 15 のように出力が一度 Low になる場合があります。

これはIC の最低動作電圧未満の不定領域の影響によるものです。

セットにてこの波形が影響する場合はコンデンサ( $C_{VDD}$ )を付けるなどして立ち上がり時間を緩やかにしてご対応ください。 参考値として  $V_{DD}$  立ち上がり時間は 200  $\mu$ s 以上を推奨します。



Figure 15. 急峻な電源立ち上げ時の出力について

## 応用回路例

(1) 通常の応用回路例を以下に示します。



Figure 16. 通常の応用回路例

- V<sub>DD2</sub> ① マイコンの電源 V<sub>DD2</sub> と検出用電源 V<sub>DD1</sub> が異なる場合: Figure 16 のように出力に負荷抵抗 R<sub>L</sub>を V<sub>DD2</sub> 側につけ てお使いください。
  - ② マイコンの電源と検出用電源が同一(V<sub>DD1</sub>)の場合: R<sub>L</sub>を V<sub>DD1</sub> 側に接続してもお使いいただけます。

VOUT 端子(マイコンのリセット信号入力端子)にノイズ 除去用及び出力遅延時間設定用のコンデンサ CL を接続 する場合は、VOUT 端子の立ち上がり及び立ち下がり時に VOUT 端子の波形がなまりますので、問題がないか ご確認のうえご使用ください。

(2) 2 種類の検出電圧の OR 接続でマイコンをリセットする場合の応用回路例を以下に示します。



Figure 17. OR 接続による応用回路図例

システムの電源が多数あり、それぞれの独立した電源  $V_{DD1}$ 、 $V_{DD2}$  を監視してマイコンをリセットする必要がある場合、 Figure 17 のように OR 接続して任意の電圧( $V_{DD3}$ ) にプルアップすることにより出力 H 電圧をマイコン電源  $V_{DD3}$  に合わせたアプリケーションが可能です。

## 応用回路例 - 続き

(3) 入力側に抵抗を接続する回路での注意点

IC の電源入力端子(V<sub>DD</sub>)に抵抗を接続するアプリケーションにおいて抵抗分圧での使用例を以下に示します。 出力の論理が切り替わる時、瞬時的に貫通電流が流れ、その電流により誤動作(出力発振状態になるなど)をおこす可能 性があります。

(貫通電流とは、出力段が H あるいは L に切り替わる時、瞬時的に電源 V<sub>DD</sub> から GND に流れる電流です。)



Figure 18. 抵抗分割での使用例

Figure 19. 消費電流 対 V<sub>DD</sub>電圧

出力が"H"→"L"に切り替わる時の貫通電流により[貫通電流  $I_{DD}$ ]×[入力抵抗  $R_A$ ]分の電圧降下が生じ、入力電圧が下がります。入力電圧が下がり、解除電圧を下回ると出力が"L"→"H"に切り替わります。この時、出力"H"で貫通電流が流れなくなり、電圧降下分がなくなります。これにより、再び出力"H"→"L"に切り替わりますが、また貫通電流が流れ電圧降下を生じこれらの動作を繰り返します。これが発振となります。

R<sub>A</sub>のみ存在する場合でも同様に起こります。

#### (ご注意)

本 IC は検出電圧と解除電圧との間のヒステリシス幅が小さいため入力側に抵抗を接続する回路での使用は推奨していません。もし使用する場合は実際のアプリケーションで十分な評価のうえ、回路構成や定数を設定してください。



Figure 20. Open Drain Output Inrush Current (VOUT Pull-up to  $V_{DD}$  RL=100 k $\Omega$   $V_{DD}$ =1 V $\rightarrow$ V $_{DDH}$  Ta=25 °C)

# 入出カコンデンサについて

入力端子と GND 間、出力端子と GND 間のなるべくピンに近い位置にコンデンサを入れることを推奨いたします。 入力端子と GND間のコンデンサは電源インピーダンスが増加したときや引き回しが長い場合に有効となります。また、 出力端子と GND 間の出力コンデンサは容量が大きいほど、安定度が増し出力負荷変動での特性も向上しますが、実装 状態での確認をお願いいたします。また、セラミック・コンデンサは一般的にばらつき・温度特性・直流バイアス特性 があり、さらには使用条件により容量値が経時的に減少します。詳細のデータについては使用するメーカーに問い合わ せのうえ、セラミック・コンデンサを選定していただくことをお勧めします。



Figure 21. セラミック・コンデンサ容量値—DC バイアス特性 (特性例)

## 使用上の注意

#### 1. 電源の逆接続について

電源コネクタの逆接続により LSI が破壊する恐れがあります。逆接続破壊保護用として外部に電源と LSI の電源端子間にダイオードを入れるなどの対策を施してください。

#### 2. 電源ラインについて

基板パターンの設計においては、電源ラインの配線は、低インピーダンスになるようにしてください。グラウンドラインについても、同様のパターン設計を考慮してください。また、LSIのすべての電源端子について電源ーグラウンド端子間にコンデンサを挿入するとともに、電解コンデンサ使用の際は、低温で容量低下が起こることなど使用するコンデンサの諸特性に問題ないことを十分ご確認のうえ、定数を決定してください。

#### 3. グラウンド電位について

グラウンド端子の電位はいかなる動作状態においても、最低電位になるようにしてください。また実際に過渡現象を含め、グラウンド端子以外のすべての端子がグラウンド以下の電圧にならないようにしてください。

## 4. グラウンド配線パターンについて

小信号グラウンドと大電流グラウンドがある場合、大電流グラウンドパターンと小信号グラウンドパターンは分離し、パターン配線の抵抗分と大電流による電圧変化が小信号グラウンドの電圧を変化させないように、セットの基準点で 1 点アースすることを推奨します。外付け部品のグラウンドの配線パターンも変動しないよう注意してください。グラウンドラインの配線は、低インピーダンスになるようにしてください。

#### 5. 推奨動作条件について

推奨動作条件で規定される範囲で IC の機能・動作を保証します。また、特性値は電気的特性で規定される各項目の 条件下においてのみ保証されます。

#### 6. ラッシュカレントについて

IC 内部論理回路は、電源投入時に論理不定状態で、瞬間的にラッシュカレントが流れる場合がありますので、電源カップリング容量や電源、グラウンドパターン配線の幅、引き回しに注意してください。

#### 7. セット基板での検査について

セット基板での検査時に、インピーダンスの低いピンにコンデンサを接続する場合は、IC にストレスがかかる恐れがあるので、1 工程ごとに必ず放電を行ってください。静電気対策として、組立工程にはアースを施し、運搬や保存の際には十分ご注意ください。また、検査工程での治具への接続をする際には必ず電源を OFF にしてから接続し、電源を OFF にしてから取り外してください。

# 8. 端子間ショートと誤装着について

プリント基板に取り付ける際、IC の向きや位置ずれに十分注意してください。誤って取り付けた場合、IC が破壊する恐れがあります。また、出力と電源及びグラウンド間、出力間に異物が入るなどしてショートした場合についても破壊の恐れがあります。

#### 9. 未使用の入力端子の処理について

CMOSトランジスタの入力は非常にインピーダンスが高く、入力端子をオープンにすることで論理不定の状態になります。これにより内部の論理ゲートの p チャネル、n チャネルトランジスタが導通状態となり、不要な電源電流が流れます。また 論理不定により、想定外の動作をすることがあります。よって、未使用の端子は特に仕様書上でうたわれていない限り、適切な電源、もしくはグラウンドに接続するようにしてください。

#### 10. 各入力端子について

LSI の構造上、寄生素子は電位関係によって必然的に形成されます。寄生素子が動作することにより、回路動作の干渉を引き起こし、誤動作、ひいては破壊の原因となり得ます。したがって、入力端子にグラウンドより低い電圧を印加するなど、寄生素子が動作するような使い方をしないよう十分注意してください。また、LSI に電源電圧を印加していない時、入力端子に電圧を印加しないでください。さらに、電源電圧を印加している場合にも、各入力端子は電源電圧以下の電圧もしくは電気的特性の保証値内としてください。

### 11. セラミック・コンデンサの特性変動について

外付けコンデンサに、セラミック・コンデンサを使用する場合、直流バイアスによる公称容量の低下、及び温度などによる容量の変化を考慮のうえ定数を決定してください。





# 標印図



# 外形寸法図と包装・フォーミング仕様



# 改訂履歴

| 日付         | Revision | 変更内容 |
|------------|----------|------|
| 2018.08.22 | 001      | 新規作成 |

# ご注意

#### ローム製品取扱い上の注意事項

1. 本製品は一般的な電子機器(AV機器、OA機器、通信機器、家電製品、アミューズメント機器等)への使用を意図して設計・製造されております。したがいまして、極めて高度な信頼性が要求され、その故障や誤動作が人の生命、身体への危険もしくは損害、又はその他の重大な損害の発生に関わるような機器又は装置(医療機器(Note 1)、輸送機器、交通機器、航空宇宙機器、原子力制御装置、燃料制御、カーアクセサリを含む車載機器、各種安全装置等)(以下「特定用途」という)への本製品のご使用を検討される際は事前にローム営業窓口までご相談くださいますようお願い致します。ロームの文書による事前の承諾を得ることなく、特定用途に本製品を使用したことによりお客様又は第三者に生じた損害等に関し、ロームは一切その責任を負いません。

(Note 1) 特定用途となる医療機器分類

|   | 日本      | USA      | EU         | 中国   |
|---|---------|----------|------------|------|
| Ī | CLASSⅢ  | CLACCIII | CLASS II b | Ⅲ 米百 |
|   | CLASSIV | CLASSⅢ   | CLASSⅢ     | Ⅲ類   |

- 2. 半導体製品は一定の確率で誤動作や故障が生じる場合があります。万が一、かかる誤動作や故障が生じた場合であっても、本製品の不具合により、人の生命、身体、財産への危険又は損害が生じないように、お客様の責任において次の例に示すようなフェールセーフ設計など安全対策をお願い致します。
  - ①保護回路及び保護装置を設けてシステムとしての安全性を確保する。
  - ②冗長回路等を設けて単一故障では危険が生じないようにシステムとしての安全を確保する。
- 3. 本製品は、一般的な電子機器に標準的な用途で使用されることを意図して設計・製造されており、下記に例示するような特殊環境での使用を配慮した設計はなされておりません。したがいまして、下記のような特殊環境での本製品のご使用に関し、ロームは一切その責任を負いません。本製品を下記のような特殊環境でご使用される際は、お客様におかれまして十分に性能、信頼性等をご確認ください。
  - ①水・油・薬液・有機溶剤等の液体中でのご使用
  - ②直射日光・屋外暴露、塵埃中でのご使用
  - ③潮風、Cl<sub>2</sub>、H<sub>2</sub>S、NH<sub>3</sub>、SO<sub>2</sub>、NO<sub>2</sub>等の腐食性ガスの多い場所でのご使用
  - ④静電気や電磁波の強い環境でのご使用
  - ⑤発熱部品に近接した取付け及び当製品に近接してビニール配線等、可燃物を配置する場合。
  - ⑥本製品を樹脂等で封止、コーティングしてのご使用。
  - ⑦はんだ付けの後に洗浄を行わない場合(無洗浄タイプのフラックスを使用された場合も、残渣の洗浄は確実に 行うことをお薦め致します)、又ははんだ付け後のフラックス洗浄に水又は水溶性洗浄剤をご使用の場合。
  - ⑧本製品が結露するような場所でのご使用。
- 4. 本製品は耐放射線設計はなされておりません。
- 5. 本製品単体品の評価では予測できない症状・事態を確認するためにも、本製品のご使用にあたってはお客様製品に実装された状態での評価及び確認をお願い致します。
- 6. パルス等の過渡的な負荷 (短時間での大きな負荷) が加わる場合は、お客様製品に本製品を実装した状態で必ず その評価及び確認の実施をお願い致します。また、定常時での負荷条件において定格電力以上の負荷を印加されますと、 本製品の性能又は信頼性が損なわれるおそれがあるため必ず定格電力以下でご使用ください。
- 7. 電力損失は周囲温度に合わせてディレーティングしてください。また、密閉された環境下でご使用の場合は、必ず温度 測定を行い、最高接合部温度を超えていない範囲であることをご確認ください。
- 8. 使用温度は納入仕様書に記載の温度範囲内であることをご確認ください。
- 9. 本資料の記載内容を逸脱して本製品をご使用されたことによって生じた不具合、故障及び事故に関し、ロームは一切その責任を負いません。

#### 実装及び基板設計上の注意事項

- 1. ハロゲン系(塩素系、臭素系等)の活性度の高いフラックスを使用する場合、フラックスの残渣により本製品の性能又は信頼性への影響が考えられますので、事前にお客様にてご確認ください。
- 2. はんだ付けは、表面実装製品の場合リフロー方式、挿入実装製品の場合フロー方式を原則とさせて頂きます。なお、表面実装製品をフロー方式での使用をご検討の際は別途ロームまでお問い合わせください。その他、詳細な実装条件及び手はんだによる実装、基板設計上の注意事項につきましては別途、ロームの実装仕様書をご確認ください。

# 応用回路、外付け回路等に関する注意事項

- 1. 本製品の外付け回路定数を変更してご使用になる際は静特性のみならず、過渡特性も含め外付け部品及び本製品のバラッキ等を考慮して十分なマージンをみて決定してください。
- 2. 本資料に記載された応用回路例やその定数などの情報は、本製品の標準的な動作や使い方を説明するためのもので、 実際に使用する機器での動作を保証するものではありません。したがいまして、お客様の機器の設計において、回路や その定数及びこれらに関連する情報を使用する場合には、外部諸条件を考慮し、お客様の判断と責任において行って ください。これらの使用に起因しお客様又は第三者に生じた損害に関し、ロームは一切その責任を負いません。

#### 静電気に対する注意事項

本製品は静電気に対して敏感な製品であり、静電放電等により破壊することがあります。取り扱い時や工程での実装時、保管時において静電気対策を実施のうえ、絶対最大定格以上の過電圧等が印加されないようにご使用ください。特に乾燥環境下では静電気が発生しやすくなるため、十分な静電対策を実施ください。(人体及び設備のアース、帯電物からの隔離、イオナイザの設置、摩擦防止、温湿度管理、はんだごてのこて先のアース等)

# 保管・運搬上の注意事項

- 1. 本製品を下記の環境又は条件で保管されますと性能劣化やはんだ付け性等の性能に影響を与えるおそれがあります のでこのような環境及び条件での保管は避けてください。
  - ①潮風、CI<sub>2</sub>、H<sub>2</sub>S、NH<sub>3</sub>、SO<sub>2</sub>、NO<sub>2</sub>等の腐食性ガスの多い場所での保管
  - ②推奨温度、湿度以外での保管
  - ③直射日光や結露する場所での保管
  - ④強い静電気が発生している場所での保管
- 2. ロームの推奨保管条件下におきましても、推奨保管期限を経過した製品は、はんだ付け性に影響を与える可能性があります。推奨保管期限を経過した製品は、はんだ付け性を確認したうえでご使用頂くことを推奨します。
- 3. 本製品の運搬、保管の際は梱包箱を正しい向き(梱包箱に表示されている天面方向)で取り扱いください。天面方向が 遵守されずに梱包箱を落下させた場合、製品端子に過度なストレスが印加され、端子曲がり等の不具合が発生する 危険があります。
- 4. 防湿梱包を開封した後は、規定時間内にご使用ください。規定時間を経過した場合はベーク処置を行ったうえでご使用ください。

#### 製品ラベルに関する注意事項

本製品に貼付されている製品ラベルに2次元バーコードが印字されていますが、2次元バーコードはロームの社内管理のみを目的としたものです。

#### 製品廃棄上の注意事項

本製品を廃棄する際は、専門の産業廃棄物処理業者にて、適切な処置をしてください。

## 外国為替及び外国貿易法に関する注意事項

本製品は外国為替及び外国貿易法に定める規制貨物等に該当するおそれがありますので輸出する場合には、ロームにお問い合わせください。

#### 知的財産権に関する注意事項

- 1. 本資料に記載された本製品に関する応用回路例、情報及び諸データは、あくまでも一例を示すものであり、これらに関する第三者の知的財産権及びその他の権利について権利侵害がないことを保証するものではありません。
- 2. ロームは、本製品とその他の外部素子、外部回路あるいは外部装置等(ソフトウェア含む)との組み合わせに起因して生じた紛争に関して、何ら義務を負うものではありません。
- 3. ロームは、本製品又は本資料に記載された情報について、ロームもしくは第三者が所有又は管理している知的財産権 そ の他の権利の実施又は利用を、明示的にも黙示的にも、お客様に許諾するものではありません。 ただし、本製品を通 常の用法にて使用される限りにおいて、ロームが所有又は管理する知的財産権を利用されることを妨げません。

# その他の注意事項

- 1. 本資料の全部又は一部をロームの文書による事前の承諾を得ることなく転載又は複製することを固くお断り致します。
- 2. 本製品をロームの文書による事前の承諾を得ることなく、分解、改造、改変、複製等しないでください。
- 3. 本製品又は本資料に記載された技術情報を、大量破壊兵器の開発等の目的、軍事利用、あるいはその他軍事用途目的で使用しないでください。
- 4. 本資料に記載されている社名及び製品名等の固有名詞は、ローム、ローム関係会社もしくは第三者の商標又は登録商標です。

Notice-PGA-J Rev.003

# 一般的な注意事項

- 1. 本製品をご使用になる前に、本資料をよく読み、その内容を十分に理解されるようお願い致します。本資料に記載される注意事項に反して本製品をご使用されたことによって生じた不具合、故障及び事故に関し、ロームは一切その責任を負いませんのでご注意願います。
- 2. 本資料に記載の内容は、本資料発行時点のものであり、予告なく変更することがあります。本製品のご購入及びご使用に際しては、事前にローム営業窓口で最新の情報をご確認ください。
- 3. ロームは本資料に記載されている情報は誤りがないことを保証するものではありません。万が一、本資料に記載された情報の誤りによりお客様又は第三者に損害が生じた場合においても、ロームは一切その責任を負いません。

Notice – WE Rev.001